自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(8)
  • 收藏
  • 关注

原创 7.5Multimate应用举例

7.5 Multisim应用举例7.5.1 RC桥式正弦波振荡电路的调试仿真电路如图7.5.1(a)所示,其中集成运放采用LM324,其电源电压为±15V, Multisim默认为电源端4、11已接电源。一、仿真内容(1)调节反馈电阻,Rf的阻值,使电路产生正弦波振荡。(2)观察电路的起振过程。(3)利用示波器测量稳定振荡时输出电压峰值Uop、运放同相输入端电压峰值U+p、二极管两端电压峰值UDp。二、仿真结果测试电路及电路的起振过程如图7.5.1(a)所示,示波器显示数

2022-12-14 12:30:32 88 1

原创 练习4.14

4.14利用Mulisim 来从下列几个方面研究图P4.7(b)所示电路的频率响应。(1)设C1=C2=10 μF,分别测试它们所确定的下限频率;(2) C1=C2=10μF时电路的频率响应及C1,C2取值对低频特性的影响;(3)放大管的集电极静态电流对上限频率的影响。解:用Multisim搭建图P4.7(b)所示电路,并接入测试仪器,如图解P4.14(a)所示。电路中晶体管采用高频小功率晶体管,如ZTX325。用万用表测量晶体管集电极电位,可判断出其工作状态;用函数发生器作信号源,并在放大

2022-12-13 14:30:04 83

原创 选题一出租车计费器

1.课程设计目的全面熟悉、掌握Verilog HDL语言基本知识,掌握利用verilog HDL语言对常用的组合逻辑电路和时序逻辑电路编程,把编程和实际结合起来,熟悉编制和调试程序的技巧,掌握分析结果的若干有效方法,进一步提高上机动手能力,培养使用设计综合电路的能力,养成提供文档资料的习惯和规范编程的思想。2.课程设计题目描述和要求本课程设计完成的计费器应具有如下功能。(1)实现计费功能,计费标准为:按行驶里程计费,起步价为7元,并在车行3km后按2元/km计费,当计费器达到或超过20元时,

2022-12-13 11:27:41 554 1

原创 电路实验B-3

本次实验目的是打印出电容电压uc(t)的变化曲线。1.打开PSpiceA/D2.新建一个textfile,输入文件。EX3VS 1 0 10R1 1 2 20R2 2 0 20R3 3 0 4KL 2 3 0.2 IC=0.2C 3 0 0.5U IC=2.TRAN 0.1M 30M UIC.PLOT TRAN V(3,0). PROBE. END3.保存文件后缀名为.cir4.点击 simulation 里的 run,就可以运行出代码。5.点

2022-12-07 11:12:19 51

原创 时序逻辑电路的测试

首先创建一个工程项目,接着添加设计文件,然后进行编译、仿真和调试。具体步骤如下:(1)在Windows资源管理器中,新建一个子目录2)打开一个文本编辑器(例如,Notepad++),输入设计块和激励块源代码,并将它们保存在新建的子日录中,文件名分别为Counter.v 和test_Count.v, 如图Counter.vTest_Counter.v(3)打开ModelSim软件,创建一个新的工程设计项目( Test_Counter) ,添加已经存在的源文件(Counter.v

2022-11-15 16:49:28 420 1

原创 组合逻辑电路的测试

按照附录D中介绍的基于工程项目的仿真流程,首先创建一个工程项目,接着添加设计文件,然后进行编译、仿真和调试。具体步骤如下:(1)在Windows资源管理器中,新建一个子目录(2)打开一个文本编辑器(例如,Notepad++),输入设计块和激励块源代码,并将它们保存在新建的子日录中,文件名分别为alu_4bit.v 和test_alu_4bit.v, 如图alu_4bit.vtest_alu_4bit.v(3)打开ModelSim软件,创建一个新的工程设计项目( t

2022-11-15 14:56:33 297

原创 逻辑功能的仿真与测试

在对一个设计块进行仿真时,需要准备一个测试模块。该模块大致由三部分组成:第一部分实例引用被测试的模块(即设计块)。第二部分是给输入信号赋各种不同的组合值,即激励信号。第三部分指定测试结果的显示格式,并指定输出文件名。由于测试模块的主要任务是给设计块提供激励信号,所以也称为激励块。\n\n激励块通常是顶层模块,同样用 Verilog HDL来描述。它是以module 开始并以end-module 结尾的,内部包括模块名、数据类型的声明、低层次模块的实例引用和行为语句块(initial或者always),但是不

2022-11-15 14:42:05 223

原创 模电实验一

一、题目利用IV分析仪测量二极管的伏安特性二、测量方法及其步骤1.选择元件:在 Multisim 主界面的左侧元器件栏中选择某种型号的二极管(Diode),如1N4148,将至电路图窗口。2.选择仪器:在右侧仪器仪表栏中选择IV分析仪(IV-Analysis),也将其至电路图窗口;打开IV分析仪,在仪器的Conponents栏选择 Diode,IV分析仪的右下角将显示出二极管管脚所接端子。3.完成测试:单击Sim_Param,设置仪器参数;闭合仿真开关,即可

2022-10-26 17:37:36 390

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除