从 1000 Hz 时钟导出一个称为OneHertz的 1 Hz 信号,该信号可用于驱动一组小时/分钟/秒计数器的启用信号,以创建数字挂钟。由于我们希望时钟每秒计数一次,因此OneHertz信号必须每秒准确地断言一个周期。使用模 10 (BCD) 计数器和尽可能少的其他门构建分频器。还要从您使用的每个 BCD 计数器输出使能信号(c_enable[0] 为最快的计数器,c_enable[2] 为最慢的)。
为您提供以下 BCD 计数器。Enable必须为高电平才能使计数器运行。复位是同步的并设置为高以强制计数器为零。电路中的所有计数器必须直接使用相同的 1000 Hz 信号。
提供计数器:
module bcdcount (
input clk,
input reset,
input enable,
output reg [3:0] Q
);
我的错误写法:
module top_module (
input clk,
input reset,
output OneHertz,
output [2:0] c_enable
); //
reg [3:0]q0,q1,q2;// 个位 十位 百位
bcdcount counter0 (clk, reset, c_enable[0],q0);
bcdcount counter1 (clk, reset, c_enable[1],q1);
bcdcount counter2 (clk, reset, c_enable[2],q2);
assign c_enable[0]=1;
assign c_enable[1]=q0==4'd9;
assign c_enable[2]=q1==4'd9;//只判断了十位等于9,没有判断个位,90的时候也会进位
assign OneHertz=q2==4'd9;//只判断了百位等于9,没有判断十位和个位,900的时候也会进位
endmodule
正确写法:
module top_module (
input clk,
input reset,
output OneHertz,
output [2:0] c_enable
); //
reg [3:0]q0,q1,q2;// one ten hundred
bcdcount counter0 (clk, reset, c_enable[0],q0);
bcdcount counter1 (clk, reset, c_enable[1],q1);
bcdcount counter2 (clk, reset, c_enable[2],q2);
assign c_enable[0]=1;
assign c_enable[1]=q0==4'd9;
assign c_enable[2]=(q1==4'd9)&(q0==4'd9);//十位向百位进位,必须判断十位和个位都为9,即99
assign OneHertz=(q2==4'd9)&(q1==4'd9)&(q0==4'd9);//百位向千位进位,必须判断百、十、个位都为
9,即999
endmodule