Verilog--数据类型

在 Verilog 语言中,主要有三大类数据类型:

 寄存器数据类型、线网数据类型和参数数据类型。

从名称中,我们可以看出,真正在数字电路中起作用的数据类型应该是  寄存器数据类型线网数据类型

寄存器类型:

      寄存器表示一个抽象的数据存储单元,通过赋值语句可以改变寄存器储存的值

      寄存器数据类型的关键字是 regreg 类型数据默认初始值为不定值x

 

reg类型的数据只能在 always 语句和 initial 语句中被赋值。

      如果该过程语句描述的是时序逻辑,即always语句带有时钟信号,则该寄存器变量对应为触发器

      如果该过程语句描述的是组合逻辑,即always语句不带有时钟信号,则该寄存器变量对应为硬件连线

线网类型

    线网数据类型表示结构实体(例如门)之间的物理连线。

    线网类型的变量不能储存值,它的值是由驱动它的元件所决定的。

驱动线网类型变量的元件有门、连续赋值语句、assign等。

如果没有驱动元件连接到线网类型的变量上,则该变量就是高阻的,即其值为z

线网数据类型包括 wire 型和 tri ,其中最常用的就是 wire 类型

参数类型

    参数其实就是一个常量,在 Verilog HDL 中用 parameter 定义常量。

       我们可以一次定义多个参数,参数与参数之间需要用逗号隔开。

       每个参数定义的右边必须是一个常数表达式。

参数型数据常用于定义状态机的状态、数据位宽和延迟大小等

采用标识符来代表一个常量可以提高程序的可读性和可维护性。

在模块调用时,可通过参数传递来改变被调用模块中已定义的参数。

 

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值