AD637原理图PCB电路设计,使用经验和建议——【电路模块经验10】

转自https://blog.csdn.net/xx_yy_zz123/article/details/84100116

<每日模块经验分享>
每次开篇都不会忘记提醒建议大家养成这个好习惯(手动滑稽脸~),随手记一记,备注备注,方便自己后期查看,也方便后来者读图,好了,献出原理图:

PCB如下:

芯片特点

高精度 0.02%最大非线性,0 V至2 V均方根输入波峰因数为3时,附加误差0.10%
dB输出(60 dB范围)
宽带宽8 MHz(2 V均方根输入)600 kHz (100 mV均方根输入)
片选/省电特性允许模拟三态工作方式静态电流从2.2 mA降至350 μA
14引脚SBDIP、14引脚低成本CERDIP和16引脚SOIC_W封装
使用经验建议
1.AD637输出有两种方式,可以是dB和RMS两种,鄙人这里设计的是RMS输出;另外说一句,官方的数据手册上后面运放这里有错误,应该是从同相端输入。

2.信号输入口这里可以设计SMA座子和排针兼容,方便实际应用。

3.内置偏置调节这里建议用精密可调滑变,采用多线圈的,方便调试精度。

4.对于AD637其他模式,可以备份设计一个电阻,默认NC掉,需要用的时候可以焊接。

5.后一级的运放的具体设计参数可以根据实际需求焊接,鄙人这里采用的是性价比较高的OP07


下面是文章源地址,附有PCB和原理图源文件,仅供学习和技术交流
http://www.jh-tec.cn/archives/237
--------------------- 
作者:xx_yy_zz123 
来源:CSDN 
原文:https://blog.csdn.net/xx_yy_zz123/article/details/84100116 
版权声明:本文为博主原创文章,转载请附上博文链接!

  • 7
    点赞
  • 21
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值