处理流程
当发生数据访问中止异常中断时,程序要返回到该有问题的数据指令处,重新访问该数据。因此数据访问中止异常中断程序应该返回到该数据访问中止异常中断的指令处,而不是像前面两种情况下返回到发生中断的指令的下一条指令。
数据访问中止异常中断是由数据访问指令产生的,当数据访问中止异常中断产生时,程序计数器 PC 的值已经更新,它指向当前指令的后 3 条指令(对于 ARM 系统来说它指向当前指令地址加 12 个字节的位置,对于 Thumb 指令来说,它指向当前指令加 6 个字节的位置)。
当数据访问中止异常中断发生时,处理器将 PC-4 的值保存到异常模式下的寄存器 LR_mode 中,这是 LR_mode 中的值 即为PC-4 ,即指向当前指令后的第二条指令。因此返回操作需要将 LR_mode - 8(指向当前指令) 赋给 PC,可以通过下面的指令来实现:
SUBS PC, LR, #8 // 注意 S ,指定了 S 意味着同时将SPSR 拷贝到 CPSR
在ARMv7-A架构中,数据访问中止异常中断发生时,程序应返回到异常发生的指令处继续执行。由于中断时PC指针已更新,中断处理完成后,需通过LR_mode - 8恢复PC,并使用MRS指令恢复SPSR到CPSR,以正确返回。若使用数据栈,还需保存和恢复现场。
订阅专栏 解锁全文
1549

被折叠的 条评论
为什么被折叠?



