文档介绍:
计算机组成原理十套练****白中英.docx一.选择题(每小题1分,共15分)1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(B)计算机。A并行 B冯•诺依曼 C智能 D某机字长32位,其中1位表示符号位。若川定点整数表示,Afl) B-(2:w-l)以下有关运算器的描述,只做加法运算只做算术运算算术运算与逻辑运算只做逻辑运算C-(2叫1)C)是正确的。串行则最小负整数为(A)。D-0+1)1011ABCDEEPK0M是指(DA读写存储器C闪速记忆体常用的虚拟存储系统山Acache-主存BD(B只读存储器电擦除可编程只读存储器B)两级存储器组成,其中辅存是大容童的磁表面存储器。主存-ache-辅存 D通用寄存器-cacheRISC访内指令中,操作数的物理位ft一般安排在(C)。ABCD栈顶和次栈顶两个主存单元一个主存单元和一个通用寄存器两个通用寄存器)组成。当前的CPU由(BABCD控制器控制器、运算器、cache运算器、主存控制器.ALU.主存流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比.一个ni段流水CPU的吞吐能力是)oA具备同等水平B不具备同等水平C 小于前者D大于前者在集中式总线仲裁中,(C)方式回应时间最快。A独立请求 B计数器定时查询 C菊花链CPU中跟踪指令后继地址的寄存器是(C)。A地址寄存器 B 指令计数器C程序计数器从信息流的传输速度来看,(A)系统工作效率最低。多总线)A单总线 B双总线C三总线 D单级中断系统中,CPU—旦回应中断,立即关闭(C12次中断进行干扰。A中断允许 B中断请求C中断屏蔽安腾处理机的腆型指令格式为(A)位。A32位 B64位 C41位下面操作中应该由特权指令完成的是()。13141)指令寄存器标志,以防止本次中断服务结束前同级的其他中断源产生另一DDMA请求48位15A设呂定时器的初值B从用户模式切换到管理员模式C开定时器中断D关中断下列各项屮,不属于安腾体系结构基本特征的是(A超长指令字B显式并行指令计算C推断执行D超线程二.填空题(每小题2分,共20分)字符信息是符号数拯,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。按IEEE754标准,一个32位浮点数山符号位S(1位)、阶码E(8位).尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。双端口存储器和多模块交叉存储器屈于并行存储器结构,英中前者采用(空间)并行技术•后者采用(时间)并行技术。虚拟存储器分为页式、(端)式、(段页)式三种。安腾指令格式采用5个字段:除了操作码(0P)字段和推断字段外,还冇3个7位的()字段•它们用于指定()2个源操作数利1个目标操作数的地址。CPU从存储器取出一条指令并执行该指令的时间称为(指令),它常用若干个(时钟周期)来表示。8910结构。安腾CPU中的主要寄存器除了128个通用寄存器.128个浮点寄存器、128个应用寄存器.1个指令指针寄存器(即程序计数器)夕卜,还有64个(推断寄存器)和8个()°衡疑总线性能的重耍指标是(带宽),它定义为总线本身所能达到的最离传输速率,单位是(Mbps)。DMA控制器按其结构,分为(选择型)DMA控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。64位处理机的两种典型体系结构是(MIPS)和(RICS)o前者保持了与IA-32的完全兼容,后者则是一种全新的体系三、 简答题(每小题8分,共16分)CPU中有哪儿类主要寄存器,用-句话回答其功能。答:1•数据缓冲寄存器(DR)2•指令寄存器(IR)3•程序计数器(PC)4•地址寄存器(AR)5•累加寄存器(AC)6•状态条件寄存誥(PSW)。功能:进行算数运算与逻辑运算指令和数据都用二进制代码存放在存储器中,从时空观角度冋答CPI如何区分读出的代码是指令还是数据。答:在时间上,耿址周期凑个存储器屮取出的是指令,而执行周期凑个存储器取出或往存储器在写入的是数据,在空间上,从存储器中取出指令送控制器,而执行周期从存储器从取的数据送运算器.往存储器写入的数据也是來自运算器计算题(10分)设x=-15.y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积xXy.并用十进制数乘法进行验证。斛:设加高位为符号位.输入数据为〔灯原 =0IIII因符号位单独韦區尾数算前求补器输;11值7j:lx[y]原-Ulh=i11101|y| - 11011101乘枳袴勺位运尊:尽数部分运卸:x0®y0 = 0®1iX 111I111000011111111II0 0 0 0I1经算厉求补器输出,加上乘积符弓位,爲原码集积值[xXy]原-111000011换算成二进制
内容来自淘豆网www.taodocs.com转载请标明出处.