1 概述
GM8284DD型28位LVDS图像收器主要用于视频/图像传输中的接收部分,实现的功能是将高速串行LVDS信号解码为并行TTL数据,完成数据的解码功能。该器件可将4对串行LVDS差分信号在时钟信号作用下,解码为28位并行数据输出。
本器件片内集成锁相环模块,锁相环输入频率范围20MHz~85MHz。本器件与DS90CR286、DS90CR288 、DS90CF384、DS90CF384A、SN75LVDS82、SN65LVDS94和DS90CF386兼容,与DS90CF384,DS90CF386,SN65LVDS94,SN75LVDS82功能兼容,并可与GM8283C,DS90CR285,DS90CR287,DS90CF383,DS90C383,DS90C385,SN65LVDS93,SN75LVDS81,SN75LVDS83配对使用。
2 特征
a) 工作温度范围:-40℃~85℃;
b) 电源电压:3.0V~3.6V;
c) 锁相环内部全集成,无需外部元件;
d) 通道解压比:4:28;
e) 输入信号:满足EIA/TIA-644标准的4路LVDS数据流和1路LVDS时钟信号;
f) 输出信号:28 bits LVTTL/LVCMOS数据和1路LVTTL/LVCMOS时钟信号;
g) 输入时钟频率:20MHz~85MHz;
h) 总数据率:2380Mbps;
i) 封装形式:TSSOP56;
j) 器件等级:工业级;
k) ESD能力:4000V(HBM);
l) 适合VGA,SVGA,SXGA(dual pixel),UXGA(dual pixel)等格式的数据传输。
3 封装及引脚功能说明
1)引出端排列:如图1所示:
2)引脚功能说明如表1所示。
...
3)引脚功能详细描述如表2所示。
...
4 功能描述
本器件主要包括LVDS接收器模块(LVDS Receiver)、锁相环模块(DLL)、关断模块(Shutdown)、解串器模块(Deserializer)以及时钟缓冲模块。LVDS接收器模块包括了5组LVDS接收器单元电路,它可以将接收到的4路LVDS数据信号和1路时钟信号一起转化为CMOS信号输出。解串器模块Deserializer包括4组7 bit移位寄存器,这4组寄存器并行载入CMOS信号后,在多相时钟(由锁相环产生的相对于输入时钟延迟一个时钟周期)的触发下将数据移出,同时将时钟信号与数据信号同步后输出。关断模块(Shutdown)可使器件进入低功耗状态。在实际设计中,关断电路分布于其它各模块电路中。
使能信号设置:
a) DWN PWR=VCC;
5 参数指标
5.1 极限工作条件
a)电源电压(VCC): -0.5V~4V
b) 输入电压 (VI): -0.5V~3.8V
c) 输出电压 (VO):-0.5V~3.8V
d) 引线耐焊接温度(Th)(10s):260℃
e) 贮存温度(Tstg):-55℃~125℃
5.2 推荐工作条件
a)电源电压(VCC): 3.3V
b) 使能输入高电平电压 (VIH): 2V~VCC
c) 使能输入高电平电压 (VIL):GND~0.8V
d) 输入时钟周期(tCIP):11.76ns~50ns
e) 差分输入共模电压(VIC):0V~2.4V
f) 工作温度(TA):-40℃~85℃
5.3 静态参数
静态参数如表3所示。
...