2时序逻辑电路--寄存器

2.2.1寄存器

      寄存器是D触发器集合,不过其有位宽,将前述D触发器语句改为 input D;outpu Q;改为input [7:0]D;outpu[7:0] Q;即构成一个8b的异步复位寄存器。

2.2.2寄存器文件

      将寄存器以数组整合起来,并加上输入地址,输出地址,即构成可临时快速数据存储的寄存器文件。

示例代码

ContractedBlock.gif ExpandedBlockStart.gif View Code
 1 module reg_file
2 #(
3 parameter B=8,
4 parameter W=2
5 )
6 (
7 input clk,
8 input wr_en,
9 input [W-1:0] w_addr,
10 input [W-1:0] r_addr,
11 input [B-1:0] w_data,
12 output [B-1:0] r_data
13 );
14
15 reg [B-1:0] array_reg[2**W-1:0];
16
17 always @ (posedge clk)
18 if(wr_en) array_reg[w_addr]<=w_data;
19
20 assign r_data=array_reg[r_addr];
21
22 endmodule

代码中直接利用FPGA中寄存器构成寄存器文件。其中reg [B-1:0] array_reg[2**w-1:0];表示reg[B-1:0]类型的寄存器组,个数为2**W个=4。

RTL级视图

FPGA EP2C8Q中每个LE含有一个异步复位、同步使能的D触发器,4个LUT。如果用寄存器存储数据将消耗很多LE,建议用

器件内嵌的RAM。

转载于:https://www.cnblogs.com/yuesheng/archive/2011/08/02/2125107.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值