ARM时钟初始化

2440:

  S3C2440可以使用外部晶振(XTIpll)(默认为12MHZ)和外部时钟(EXTCLK)两种方式输入时钟信号。它由跳线OM[3:2]决定。S3C2440 默认的工作主频为12MHz(晶振频率),S3C2440有两个PLL:MPLL和UPLL。通过MPLL会产生三个部分的时钟频率:FCLK、HCLK、PCLK。UPLL则负责产生USB所需时钟UCLK。

  1、配置LOCKTIME(使用默认值,不需要做)

  2、设置分频系数

  3、设置处理器为异步工作模式(如果FCLK=!HCLK,一般都不会相等)

  4、配置FCLK

6410:

  S3C6410可以使用外部晶振( XXTIpll )(默认为12MHZ)和外部时钟( XEXTCLK )两种方式输入时钟信号。它由跳线OM[0]决定。S3C6410 默认的工作主频为12MHz(晶振频率),S3C6410有三个PLL,分别为APLL、MPLL和EPLL。其中APLL产生ACLK,给arm core使用。MPLL产生HCLK和PCLK。EPLL产生特殊的时钟,比如为USB提供48MHz时钟。

 

 

ARMCLK = DOUTAPLL / (ARM_RATIO + 1)

HCLKX2 = HCLKX2IN / (HCLKX2_RATIO + 1)

PCLK = HCLKX2 / (PCLK_RATIO + 1)

HCLK = HCLKX2 / (HCLK_RATIO + 1)

... ...

具体分频值参考uboot!!!

 

  1、配置LOCKTIME(使用默认值,不需要做)

  2、设置分频系数

  3、设置处理器为异步工作模式(如果FCLK=!HCLK,一般都不会相等)(OTHERS[6][7]) [6]选择源

  4、配置FCLK Page142

  5、CLK_SRC 选择源

210:

  和S3c2440,S3c6410不同, S5PV210首先推荐使用的是24MHZ的外部晶振。其次S5PV210的时钟被分为了3大体系,分别是:

• 主系统时钟体系(MSYS)

• 显示相关的时钟(DSYS)

• 外围设备的时钟(PSYS)。

S5PV210有4个PLL,分别为APLL、MPLL、EPLL和VPLL。

转载于:https://www.cnblogs.com/chd-zhangbo/p/5278831.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值