计算机组成原理拾遗(一)

不为考试,再读唐朔飞,唐教授的《计算机组成原理》一书。

指令和数据以同等地位存放于存储器内,并可按地址寻访;

指令由操作码和地址码组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置;

主存储器(简称主存或内存)包括存储体M、各种逻辑部件及控制电路等。存储体由许多存储单元组成,每个存储单元又包含若干个存储元件(或称存储基元、存储元),每个存储元件都寄存一位二进制代码“0”或“1”;主存的工作方式就是按存储单元的地址号来实现对存储字各位的存、取。这种存取方式成为按地址存取方式,即按地址访问存储器(简称访存);

为实现按地址访问的方式,主存中还必须配置两个寄存器MAR和MDR。MAR(Memory Address Register)是存储器地址寄存器,用来存放与访问的存储单元的地址,其位数对应存储单元的个数。MDR(Memory Data Register)是存储器数据寄存器,用来存放从存储体某单元取出的代码或者准备王某单元存入的代码,其位数与存储字长相等;

计算机系统的五大部件之间的互联方式有两种,一种是各部件之间使用单独的连线,成为分散连接;另一种是将各部件连到一组公共信息传输线上,称为总线连接。分散连接无法解决I/O设备与主机之间连接的灵活性(已淘汰)。总线是连接多个部件的信息传输线,是各部件共享的传输介质。按连接部件不同分为片内总线(芯片内部,如CPU芯片内寄存器之间、寄存器与算逻单元的连接)、系统总线(CPU、主存、I/O设备之间的连接)和通信总线(计算机系统之间、计算机系统与其他系统的连接)。其中系统总线已传输信息不同又分为数据总线、地址总线和控制总线。

总线判优控制可分集中式和分布式两种,前者将控制逻辑集中在一处(如在CPU中),后者将控制逻辑分散在与总线连接的各个部件或设备上。常见的集中控制优先权仲裁方式有以下三种:链式查询、计数器定时查询和独立请求。总线判优控制在多个设备同时要使用总线时,按一定的优先级顺序确定那个设备能使用总线;

总线通信控制主要解决通信双方如何货值传输开始和传输结束,以及通信双方如何协调如何配合。通常有四种方式:同步通信、异步通信、半同步通信和分离式通信;

PS. 内存是DRAM(dynamic random access memory);U盘属于闪速存储器(Flash Memory)是EPROM、EEPROM基础上的新型存储介质;硬盘是磁性原理存储介质不属于RAM或ROM这类半导体存储技术。

转载于:https://www.cnblogs.com/xhj-records/archive/2013/03/28/2987909.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值