计算机系统概论在线课程设计,计算机系统综合课程设计设计报告.PDF

计算机系统综合课程设计

设计报告

组长: 尹力超

成员: 吴昊昆

彭 程

叶 晗

施 洵

许文星

刘 健

东南大学计算机学院

二0 一0 年 12 月

设计名称 MiniSys 系统

完成时间 2010.12.20 验收时间 2010.12.22 成绩

本组成员情况

姓 名 学 号 承 担 的 任 务 个人成绩

尹力超 Cache 和FPU 设计

吴昊昆 流水设计与系统整合

彭程 汇编器设计:词法分析

叶晗 FLASH 和SSRAM 控制器与总体测试

施洵 接口设计

许文星 汇编器设计:语法分析

刘健 汇编器设计:GUI 和二进制码生成

注:本设计报告中各个部分如果页数不够,请大家自行扩页,原则是

一定要把报告写详细,能说明本组设计的成果和特色,能够反应小组

中每个人的工作,

尤其要表现出每个同学完成教材中思考题的最高难

度系数。报告中应该叙述设计中的每个模块。设计报告将是评定每个

人成绩的重要组成部分之一,因此要在报告中明确标明每个模块的设

计者。

设计报告最后一页是验收表和教师综合评价,请大家打印报告

的时候将此页一并打印装订。

.1.

本组设计的功能描述(含所有实现的模块的功能)

整个课程设计中,我们组主要完成了以下功能模块:

1、单核5 级流水CPU

2 、采用直接映射的Cache 子系统

3、带有FLASH 以及SSRAM 外部存储结构,并与Cache 构成两级存储结构

4 、符合32 位IEEE754 标准的浮点运算器,实现了浮点加法与减法的功能

5、汇编IDE ,提供汇编代码的编译、Debug 等功能。

本组设计的主要特色

1、实现了最初的32 位5 级流水结构的CPU

2 、整个MiniSys 中加入了存储结构,加大了存储容量,同时又不会影响速度。

3、实现了Cache 子系统。Cache 容量为64B ,采用直接映射策略。

4 、在系统中添加了 FPU ,从硬件上实现了对浮点运算的支持。同时整个系统也因

此成为异构双核结构。

5、重新封装了FLASH 和SSRAM 控制器,实现了控制器与MiniSys 之间一次4 字

节的交换

6、设计了一个功能基本完整的汇编器。

.2.

本组设计的体系结构 (如果只完成基础部分,无

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值