计算机组成原理实验

作业内容(提交电子版:实验报告文档+项目工程文档)

重要要求:仿真程序输出中要包含自己的学号

设计一个计算机系统:CPUon_chip_ramJTAG UART+hello_world_small

1. 进入quartusII,定义一个新project

2. 进入sopc builder,建一个新系统,如lx_c

1)选择一个cpu。其reset vectexception vect要配置sram后才能确定。

2)配置一个sram。其内容可以初始化或定制。

3From the System menu, select Auto-Assign Base Addresses.

3. 返回Q2,设计顶层entity

1)添加lx_c。添加I/O pins

2)编译。

4. 进入Nios II IDE,定义一个新的c/c++ project

1)选择“hello_world_small”,指定软件在Q2中刚刚设计的计算机系统上运行。

2)仿真调试:即可进行debugISS

注意:

1. 仅仅设计供仿真调试的系统时,fpga器件可以为auto;无需加PLL(为了使时钟更加稳定);无需“分配管脚”FPGA PIN;无需programbuild all

2. Nios II IDE中应用程序projectSystem Library Properties的属性很关键,其中设置了应用程序放在哪儿,使用的库,仿真的输出等等。

3. on_chip_memory中有memory init选项,可以定义memory的初始内容。

4. 在软核中要建JTAG UART,如果没有JTAG UART,则仿真时控制台console中不会输出“hello world”。


转载于:https://my.oschina.net/lfxu/blog/277838

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值