cmos电路多余输入端能否悬空_CMOS电路不使用的输入端不能悬空

.

.

CMOS

电路不使用的输入端不能悬空,会造成逻辑混乱。

这是为什么?

CMOS

电路的输入阻抗非常高

,

很容易受到干扰

,

所以必须将不用的输入端接地

.

集成电路按晶体管的性质分为TTL和CMOS两大类,TTL以速度见长,CMOS以

耗低而著称,其中CMOS电路以其优良的特性成为目前应用最广泛的集成电路。在电子

作中使用CMOS集成电路时,除了认真阅读产品说明或有关资料,了解其引脚分布及极

参数外,还应注意以下几个问题:

1、电源问题

(1)CMOS集成电路的工作电压一般在3-18V,但当应用电路中有门电路的模拟

应用(如脉冲振荡、线性放大)时,最低电压则不应低于4.5V。由于CMOS集成电

工作电压宽,故使用不稳压的电源电路CMOS集成电路也可以正常工作,但是工作在不

电源电压的器件,其输出阻抗、工作速度和功耗是不相同的,在使用中一定要注意。

(2)CMOS集成电路的电源电压必须在规定范围内,不能超压,也不能反接。因为在

造过程中,自然形成许多寄生二极管,如图1所示为反相器电路,在正常电压下,这些二

管皆处于反偏,对逻辑功能无影响,但是由于这些寄生二极管的存在,一旦电源电压过高

电压极性接反,就会使电路产生损坏。

2、驱动能力问题

CMOS电路的驱动能力的提高,除选用驱动能力较强的缓冲器来完成之外,还可将同一

芯片几个同类电路并联起来提高,这时驱动能力提高到N倍(N为并联门的数量)。如图

表情包
插入表情
评论将由博主筛选后显示,对所有人可见 | 还能输入1000个字符
相关推荐
©️2020 CSDN 皮肤主题: 1024 设计师:白松林 返回首页