PPU(外围处理机)B.中断方式
填 空 题 (每 空 1
分, 共 20 分)
C. DMA方式D.通道方式
TOC \o "1-5" \h \z 在冯.诺依曼体系计算机中,计算机的硬件包括 、、、
五部分。
2?存储器按位置分为 和。在CPU运行程序时,必须把程序放
在。
在用码表示的机器数中,零的编码是唯一的。
在浮点加减法运算中,当运算结果的尾数的绝对值大于1时,需要对结果进
行,其操作是。
Cache的映射方式有、 和三种。
DMA^据传送过程可分为 、和 三个阶段
根据总线传输的信息内容的不同,总线可分为
和。任何类型的计算机总线都包括这三种总线。
判断题(每题1分,共10分)
TOC \o "1-5" \h \z 计算机硬件能直接执行的只能是 。
A.符号语言B?机器语言
汇编语言D.机器语言和汇编语言
运算器的核心部件是 。
A.数据总线 B .数据选择器 C .累加寄存器 D .算术逻辑运算部件
在大量数据传送中常用的且有效的检验法是 。
A. CRC码B .海明码 C .偶校验码 D .奇校验码
在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的
位置上,则这种方法称为 。
A.全相联映射B.直接映射C.组相联映射D .混合映射
在主存和CPU之间增加Cache的目的是。
扩大主存的容量
增加CPU中通用寄存器的数量
C?解决CPU和主存之间的速度匹配
代替CPU中的寄存器工作
下列I/O控制方式中,主要由程序实现的是 。
系统总线中地址线的功能是 。
A.用于选择主存单元地址B .用于选择进行信息传输的设备
用于选择外存地址D .用于指定主存和I/O设备接口电路的地址
DMA!在 之间建立的直接数据通路。
A. CPU与外设B.主存与外设
C?外设与外设 D . CPU与主存
在显示器的技术指标中,数据 640X 480,1024X 768等表示。
A.显示器屏幕的大小B.显示器显示字符的最大行数和列数
C?显示器的颜色指标D.显示器的分辩率
与微指令的执行周期对应的是。
A.指令周期B.机器周期
C?节拍周期D.时钟周期
三、简答题(每题5分,共20分)
把下列函数化简,然后画出逻辑图
设有8位有效信息,如果采用海明码,至少需要设置多少个校验位,应放置在什 么位置上。
请写出计算机指令系统的寻址方式有哪些?
简述DMA处理的全过程。
计算题(每题10分,共30分)
用补码一位乘法计算 X=0.1010, 丫二—0.0110的积X*Y。(要求写出计算步骤)
已知被检信息为1010,选择的生成多项式是 G( X)为X3+ X+ 1,求CRC校验码
3 .已知 X=0.1011,Y=— 0.0101,试求:[x]补,[—x]补,[Y]补,[-Y]补,[X/2]补 [X/4]补,[2X]补,[丫/2]补,卜2丫]补
五、综合题(每题10分,共20分)
某机器中,已知道有一个地址空间为 0000H~仆FFH勺ROh区域,现在用RAM芯片
(8K*4)形成一个16K*8的RAME域,起始地址为2000H,假设RAM芯片有CS和WE
信号控制端,CPU地址总线为A15~A0数据总线为D7~D0控制信号为R/W(读/写),
MREQ,要求画出逻辑图。
请详细写出在输入输出系统中程序中断方式的处理过程,并画图说明。