我们都知道时钟树综合在数字IC后端实现中的重要性。做clock tree主要有传统clock tree做法,H tree,Flexible H-tree,fishbone等做法。接下去小编将拿cadence官方的这份Innovus Flexible H-tree and Multi-Tap Clock Flow和对应的lab data来做这方面内容的分享。

需要完整版lab手册和lab数据的,可以前往社区星球免费获取。
该设计的时钟结构图如下。该设计时钟结构还是非常简单的。它包括一个主时钟my_clk,主时钟二分频时钟div_clk和测试时钟test_clk。

像这么简单的设计,我们数字后端工程师也都要会写该设计的timing signoff sdc和长clock tree sdc。

Flexible H-Tree golden flow如下:
create_ccopt_clock_tree_spec
set_ccopt_property target_max_trans 150ps -net_type top
add_ndr -name 2W2S -spacing_multiplier {Metal2:Metal7 2} -width_multiplier {Metal2:Metal7

最低0.47元/天 解锁文章
886

被折叠的 条评论
为什么被折叠?



