同济大学计算机组成原理复习选择题
一、选择题
?1、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是
?A.指令操作码的译码结果 ??B.指令和数据的寻址方式??
?C .指令周期的不同阶段??? D.指令和数据所在的存储单元??
??
?2、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z,其中x和z是int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x、y和z的值分别是??
?A.X=0000007FH,y=FFF9H,z??
?B.X=0000007FH,y=FFF9H,z=FFFF0076H??
?C.X=0000007FH,y=FFF7H,z=FFFF0076H??
?D.X=0000007FH,y=FFF7H,z??
??
?3、.浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27×29/32,Y=25×5/8,则用浮点加法计算X+Y的最终结果是? ?
?A.00111?1100010 ??B.00111?0100010??
?C.01000?0010001? ?D.发生溢出??
??
?4、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是 ??
?A.0 ?B. 2?? C. 4? ?D.6??
??
?5、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是 ??
?A.1、15????B.2、15???????C.1、30????????D.2、30??
??
?6、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转以后的目标地址是 ??
?A.2006H? ?B.2007H ??C.2008H?? D.2009H??
??
?7、下列关于RISC的叙述中,错误的是 ??
?A.RISC普遍采用微程序控制器??
?B.RISC大多数指令在一个时钟周期内完成??
?C.RISC的内部通用寄存器数量相对CISC多??
?D.RISC的指令数、寻址方式和指令格式种类相对CISC少??
??
?8、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的?缓存时间)分别是90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是 ??
?A.90ns? ?B.80ns ??C.70ns?? D.60ns??
??
?9、相对于微程序控制器,硬布线控制器的特点是 ??
?A.指令执行速度慢,指令功能的修改和扩展容易??
?B.指令执行速度慢,指令功能的修改和扩展难??
?C.指令执行速度快,指令功能的修改和扩展容易??
?D.指令执行速度快,指令功能的修改和扩展难??
??
?10、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是 ??
?A.10MB/s ?B.20MB/S? C.40MB/S ?D.80MB/S??
??
?11、假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是??
?A.5%? ?B.9.5%?? C.50%? ?D.95%??
??
?12、下列选项中,能引起外部中断的事件是? ?
?A.键盘输入?? B.除数为0? ?C.浮点运算下溢?? D.访存缺页??
??
?13.一个分段存储管理系统中,地址长度为32位,其中段号占8位,则段长最大 ?
A.28字节? ?B.216字节? ?C.2 24字节?? D.2 32字节??
???
14、假定用若干个2k4位芯片组成一个88位存储器,则地址0B1FH所在芯片的最小地址是A:0000H???? B:0600H???? C: 0700H???? D:0800H15、下列有关RA