1.设机器字长32位,定点表示,尾数31位,数符1位,问:
定点原码整数表示时,最大正数是多少?最小负数是多少?
定点原码小数表示时,最大正数是多少?最小负数是多少?
2. 设存储器容量为32字,字长64位,模块数m = 4,分别用顺序方式和交叉方式进行组织。存储周期T = 200ns,数据总线宽度为64位,总线周期τ = 50ns .问顺序存储器和交叉存储器的带宽各是多少?
3. 指令格式如下所示,OP为操作码字段,试分析指令格式特点。
31 26 22 18 17 16 15 0
OP源寄存器变址寄存器偏移量
4. 已知某机采用微程序控制方式,其控制存储器容量为512×48(位),微程序在整个控制存储器中实现转移,可控制的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式,如图所示:
←操作控制→ ←—————— 顺序控制 ————————→
微指令中的三个字段分别应多少位?
画出对应这种微指令格式的微程序控制器逻辑框图。
5. 画出PCI总线结构图,说明三种桥的功能。
6..求证:[X]补+ [ Y ]补 = [ X + Y ]补 (mod 2)
7.某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。
8.如图表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:
当CPU 按虚拟地址1去访问主存时,主存的实地址码是多少?
当CPU 按虚拟地址2去访问主存时,主存的实地址码是多少?
当CPU 按虚拟地址3去访问主存时,主存的实地址码是多少?
页号该页在主存中的起始地址虚拟地址 页号 页内地址33
25
7
6
4
15
5
30
42000
38000
96000
60000
40000
80000
50000
70000
1
2
3
15
0324
7
0128
48
05169.假设某计算机的运算器框图如图B2.2所示,其中ALU为16位的加法器,SA 、SB为16位暂存器,4个通用寄存器由D触发器组成,Q端输出,
其读写控制如下表所示:
读控制 写控制
R0 RA0RA1选择 W WA0WA1选择 1
1
1
1
0 0
0
1
1
x 0
1
0
1
x R0
R1
R2
R3
不读出 1
1
1
1
0 0
0
1
1
x 0
1
0
1
xR0
R1
R2
R3
不写入
要求:(1)设计微指令格式。
(2)画出ADD,SUB两条指令微程序流程图。
10. 画出单机系统中采用的三种总线结构。
11. 试推导磁盘存贮器读写一块信息所需总时间的公式。
已知 x = - 0.01111 ,y = +0.11001,
求 [ x ]补 ,[ -x ]补 ,[ y ]补 ,[ -y ]补 ,x + y = ? ,x – y = ?
12.假设机器字长16位,主存容量为128K字节,指令字长度为16位或32位,共有128条指令,设计计算机指令格式,要求有直接、立即数、相对、基值、间接、变址六种寻址方式。
13.某机字长32位,常规设计的存储空间≤32M ,若将存储空间扩至256M,请提出一种可能方案。
14.所示的处理机逻辑框图中,有两条独立的总线和两个独立的存贮器。已知指令存贮器IM最大容量为16384字(字长18位),数据存贮器DM最大容量是65536字(字长16位)。各寄存器均有“打入”(Rin)和“送出”(Rout)控制命令,但图中未标出。
设处理机指令格式为:
17 10 9 0
OP X加法指令可