微型计算机系统采用三级存储器组织结构,微机原理复习题答案

A)0和0 B)0和1 C)1和0 D)1和1

53.8086CPU用 C 信号的下降沿在T1结束时将地址信息锁存在地址锁存器中。

A)M/ IO B)DEN C)ALE D)READY

是非判断(注:对用T表示,错用F表示)

1.进行无符号数运算时,运算结果对SF标志位无影响。 F

2.无论是转移指令还是循环控制指令,均可跳转到程序的任意位置。 F

3.DMA是一种不需要CPU介入的高速数据传送方式。 T

4.8086的中断系统中有两类硬中断:可屏蔽中断和不可屏蔽中断。非屏蔽中断NMI不受中

断允许位IF的控制。 T

5.指出下列指令中哪些是合法的,哪些是非法的。

A)DIV 10 (F) B)MOV DS,1000H (F)

C)OUT 20H,AH (F) D)ADD AX,[ SI+DI ] (F)E)INC [ 1000H ] (F)类型不明确

6.微处理器就是微型计算机。 F

7.8086的输入输出指令中,允许使用DX存放端口地址,不允许使用AX、AL以外的寄存器传送数据。 T

8.标志寄存器中的溢出标志位OF=1时,进位标志位CF也为1。 F

9.8086CPU进行堆栈操作时,可依需要进行字节或字操作。 F

10.TABLE为数据段中每存储单元的符号名,则指令MOV AX,TABLE和指令LEA

AX,TABLE是等价的。 F(指令MOV AX,OFFSET TABLE和指令LEA AX,TABL执行结果是一样的)

11.可编程定时器/计数器8253,其定时与计数功能可由程序灵活地设定,在计数过程中不

占用CPU的时间。T

12.8253定时/计数器内部一个计数通道最大能计数65535。 F

13.当8086 CPU对内部中断进行响应时,无需中断类型码便可找到相应的中断服务程序入口地址。 F

14.8086CPU响应可屏蔽中断INTR后,将连续发出两个中断回答信号INTA。T

15.8086CPU响应非屏蔽中断后,将启动两个连续的中断响应总线周期。F

16.非屏蔽中断NMI不受中断允许位IF的控制。 T

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值