题库计算机组成原理,计算机组成原理 题库

a7f4a3f590493a1e451dd952a488fd7c.gif 计算机组成原理 题库

(4页)

f7397e57e6aa75b2b4cbbf311b5dcf2d.gif

本资源提供全文预览,点击全文预览即可全文预览,如果喜欢文档就下载吧,查找使用更方便哦!

9.90 积分

1.在单级中断系统中,CPU一旦响应中断,则立即关闭中断允许。标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。2.浮点运算指令对用于科学计算的计算机是很必要的,可以提高计算机的运算速度。(√)3.处理大量输入输出数据的计算机,一定要设置十进制运算指令。(×)4.在计算机的指令系统中,真正必须的指令不多,其余指令都是为了提高计算机速度和便于编程而引入的。(√)5.不设置浮点运算指令的计算机,就不能用于科学计算。(×)6.通用寄存器间接寻址方式中,操作数处在内存单元中。(√)7.扩展操作码是操作码字段中用来进行指令分类的代码。(×)8.随机半导体存储器(RAM)中的任何一个单元都可以随机访问。(√)9.和静态存储器相比,动态存储器的工作速度较慢,但功耗较低、集成度较高,因而常用于主存储器。(√)10.一般情况下,ROM和RAM在存储体是统一编址的。(√)11.CPU访问存储器的时间是由存储体的容量决定的,存储容量越大,访问存储器所需的时间越长。(×)12.Cache的功能全由硬件实现。(√)13.因为动态存储器是破坏性读出,因此必须不断的刷新。(×)14.固定存储器(ROM)中的任何一个单元不能随机访问。(×)15.由于半导体存储器加电后才能存储数据,断电后数据就丢失,因此,用EPROM制成的存储器,加电后必须重写原来的内容。(×)16.交叉存储器主要解决扩充容量问题。(×)17.访问存储器的请求是由CPU发生的。(×)18.Cache存储器的内容是由操作系统调入的。(×)19.DMA设备的中断级别比其他I/O设备高,否则数据将可能丢失。(√)20.Cache与主存统一编址,即主存空间的某一部分属于Cache。(×)21.在DMA控制方式中,主机和外设是并行运行的。(√)22.与各中断源的中断级别相比,CPU(或主程序)的级别最高。(×)23.中断级别最高的是不可屏蔽中断。(×)24.在程序中断时,除非计算机正在等待数据,否则无法将数据传送给计算机。(√)25.阶码部件可实现加、减、乘、除四种运算。(×)26.[X]补=1.X1X2X3X4,当满足X1=1,X2~X4至少有一个为1时,X > -1/2成立。27.在以下描述的流水CPU基本概念中,正确的表述是流水CPU是以时间并行性为原理构造的处理器。28.在以下描述PCI总线的基本概念中,正确的表述是系统中只允许有一条PCI总线。29.设机器字长16位,定点表示,尾数15位,数符1位,定点原码整数表示时,最大正数是32767。30.设机器字长8位,定点表示,尾数7位,数符1位,定点原码小数表示时,最小负数是-(1-2-7。31.系统总线中控制线的功能是提供主存、I/O接口设备的控制信号和响应信号。32.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用主存中读取一个指令字的最短时间来规定。33.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是11001001。34.下列选项中,能引起外部中断的事件是键盘输入。35.下列选项中,描述浮点数操作速度指标的是键盘输入。36.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,命中率为98%,则访问Cache缺失(未命中)20次。37.无符号数6CH,它的真值是_108_(十进制形式)。38.CPU响应中断的时间是当前指令周期结束。39.计算机操作的最小单位时间是时钟周期。40.假设某系统总线在一个总线周期中并行传输8字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是时钟周期。41.DMA数据的传送是以 数据块 为单位进行的。42.用512K*16位的FLASH存储器芯片组成一个2M*32位的半导体只读存储器,需要_8_个FLASH存储器芯片。43.采用模板[-1 1]' 主要检测(水平)方向的边缘。44.在以移码表示的机器数中,零的表示形式是唯一的。(√)45.三种常见的总线集中控制优先权的仲裁方式中,计数器定时查询方式对电路故障最敏感。(×)46.随着计算机系统的发展,由早期以CPU为中心的总线结构发展为现在以存储器为中心。(√)47.程序计数器PC用来存放下一条指令的地址。(√)48.微程序控制器中,一条指令的功能是通过执行一条微指令来实现的。(×)49.运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。(√)50.在组合逻辑控制器的结构中,包含的寄存器有:指令寄存器、程序计数器、地址寄存器。(×)51.浮点数的尾数常用移码表示,因为移码用0代表负数,1代表正数,有利于比较大小。(√)52.主存地址转换成Cache地址,是由Cache的硬部件完成的。(√)53.主存地址转换成虚拟存储器的地址,主要是由操作系统中的存储软件完成的。(×)54.采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。(×)55.一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。(√)56.组合逻辑控制器与微程序控制器相比,优点是提高了指令的平均执行速度。(√)57.微程序控制器中的控制存储器比主存的读写速度快,用来存放指令和微程序。(×)58.CPU执行中断的工作过程,是由软件和硬件共同完成的。(√)59.CPU在中断响应时,先要关中断保存断点,然后再将中断服务子程序的入口地址送程序计数器。(√)60.外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。(×)61.三级存储系统中,缓存-主存的层次主要解决主存的容量扩充问题。(×)62.中断服务过程中如果允许中断嵌套,则优先级高的设备可以中断优先级低的设备的中断服务。(√)63.浮点数的尾数用补码表示,那么规格化后,尾数数值位的最高位是0(正数)或是1(负数)。(×)64.中断工作过程中,程序断点的保护和CPU内部各寄存器内容的现场保护均由硬件完成。(×)65.相对于微程序控制器,硬布线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。(×)66.在同一个CPU周期内可以并行执行的微操作具有相斥性。(×)67.微程序控制器中,一条机器指令由一段微指令编写的微程序来解释执行。(√)68.运算器的基本结构中包括算术逻辑单元、寄存器组、移位门电路、选择门电路、时序控制电路。(×)69.补码的运算特点是符号位与数值位一同参与运算,运算结果如果溢出应加以校正。(×)70.总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。(×)71.系统总线中,地址总线是单向传输的。(√)72.指令周期是指:从取出一条指令开始到该指令执行结束,所需要的总时间。(√)73.计算机操作的最小单位时间是一个CPU周期。(×)74. 在系统总线中,地址总线是单向传输 关 键 词: 计算机组成原理题库

4d91c43bfc72ca913299809b07b4968f.gif  天天文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
本科生期末试卷六 一. 选择题(每小题1分,共10分) 1. 完整的计算机应包括___d___。 A 运算器、存储器、控制器 ; B 外部设备和主机 ; C 主机和实用程序 ; D 配套的硬件设备和软件系统 ; 2. 用64字长(其中1符号)表示定点小数时,所能表示的数值范围是___b___。 A [ 0,264 – 1 ] B [ 0,263 – 1 ] C [ 0,262 – 1 ] D [ 0,263 ] 3. 四片74181ALU和1片74812CLA器件相配合,具有如下进传递功能___b___。 A 行波进 ; B 组内先行进,组间先行进 ; C 组内先行进,组间行波进 ; D 组内行波进,组间先行进 ; 4. 某机字长32,存储容量为 1MB,若按字编址,它的寻址范围是___c___。 A 0—1M B 0—512KB C 0—256K D 0—256KB 5. 某一RAM芯片,其容量为512×8,除电源和接地端外,该芯片引出线的最小数目应是___d___。 A 23 B 25 C 50 D 19 6.堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果操作的动作是:(A)→MSP ,(SP)- 1 →SP ,那么出栈的动作应是___b___。 A (MSP)→A, (SP) + 1→SP ; B (SP) + 1→SP ,(MSP)→A ; C (SP) - 1→SP ,(MSP)→A ; D (MSP)→A ,(SP) - 1→SP ; 7.指令周期是指___c___。 A CPU从主存取出一条指令的时间 ; B CPU执行一条指令的时间 ; C CPU从主存取出一条指令加上CPU执行这条指令的时间 ; D 时钟周期时间 ; 8.在___a___的微型计算机系统中,外设可和主存贮器单元统一编址 ,因此可以不使用I / O指令。 A 单总线 B 双总线 C 三总线 D 多总线 9.在微型机系统中,外围设备通过___a___与主板的系统总线相连接。 A 适配器 B 设备控制器 C 计数器 D 寄存器 10.CD—ROM光盘的标准播放时间为60分钟。在计算模式1情况下,光盘的存储容量为 ___b___。 A 601MB B 527MB C 630MB D 530MB 二. 填空题(每小题3分,共24分) 1.计算机的硬件包括A.___存储器___,B.___运算器___,C.___控制器___适配器,输入输出部分。 2.按IEEE764标准,一个浮点数由A.___符号___,阶码E ,尾数m 三部分组成。其中阶码E 的值等于指数的B.___基值___加上一个固定C.___偏移量___。 3.存储器的技术指标有A.___存储容量___,B.___存储时间___,C.__存储周期____,存储器带宽。 4.指令操作码字段表征指令的A.___操作___,而地址码字段指示B.__特征与功能___。微小型机多采用 C.___操作数的地址___混合方式的指令格式。 5. CPU中至少有如下六类寄存器,除了A.___指令___寄存器,B.____程序__计数器,C.___地址___寄存器外,还应有通用寄存器,状态条件寄存器,数据缓冲寄存器。 6.总线有A.___物理___特性,B.___功能___特性,电气特性,C.___机械___特性。 7.不同的CRT显示标准所支持的最大A.__分辨率___和B.___颜色___数目是C.___不同___的。 8.中断处理需要有中断A.___优先级仲裁___,中断B.___向量___产生,中断C.___控制逻辑___等硬件支持。 三.应用题 1. (11分)设有两个浮点数 N1 = 2j1 × S1 , N2 = 2j2 × S2 ,其中阶码2,阶符1,尾数四,数符一。设 :j1 = (-10 )2 ,S1 = ( +0.1001)2 j2 = (+10 )2 ,S2 = ( +0.1011)2 求:N1 ×N2 ,写出运算步骤及结果,积的尾数占4,要规格化结果,用原码阵列乘法器求尾数之积。 2. (11分)已知某8机的主存采用半导体存贮器,地址码为18,若使用4K×4RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问: (1) 若每个摸条为32K×8,共需几个模块条? (2) 每个模块内共有多少片RAM芯片? (3) 主存共需多少RAM芯片?CPU如何选择各模块条? 3. (11分)图B6.1是某SRAM的写入时序,其中R / W 是读 、写命令控制线,当R / W 线为低电平时,存贮器按给定地址把数据线上的数据写入存贮器。请指出图中时序的错误,并画出正确的写入时序。 图B6.1 4. (11分)某计算机有如下部件:ALU,移器,主存M,主存数据寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0——R3 ,暂存器C和D。 (1) 请将各逻辑部件组成一个数据通路,并标明数据流向。 (2) 画出“ADD R1,(R2)+ ”指令的指令周期流程图,指令功能是 (R1)+((R2))→R1。 ALU 图B6.2 5. (11分)集中式仲裁有几种方式?画出计数器定时查询方式的逻辑结构图,说明其工作原理。 6. (11分)刷存的主要性能指标是它的带宽。实际工作时显示适配器的几个功能部分要争用刷存的带宽。假定总带宽的50%用于刷新屏幕,保留50%带宽用于其他非刷新功能。 (1) 若显示工作方式采用分辨率为1024×768,颜色深度为3B,帧频(刷新速率)为72HZ,计算总带宽。 (2) 为达到这样高的刷存带宽,应采取何种技术措施?

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值