Martin_MaB
码龄7年
关注
提问 私信
  • 博客:2,097
    2,097
    总访问量
  • 3
    原创
  • 854,940
    排名
  • 2
    粉丝
  • 0
    铁粉

个人简介:正在努力学习FPGA的打工人

IP属地以运营商信息为准,境内显示到省(区、市),境外显示到国家(地区)
IP 属地:广东省
  • 加入CSDN时间: 2017-11-05
博客简介:

weixin_40945297的博客

查看详细资料
个人成就
  • 获得3次点赞
  • 内容获得1次评论
  • 获得20次收藏
创作历程
  • 3篇
    2021年
成就勋章
兴趣领域 设置
  • 嵌入式
    嵌入式硬件
  • 硬件开发
    硬件工程fpga开发
创作活动更多

AI大模型如何赋能电商行业,引领变革?

如何使用AI技术实现购物推荐、会员分类、商品定价等方面的创新应用?如何运用AI技术提高电商平台的销售效率和用户体验呢?欢迎分享您的看法

175人参与 去创作
  • 最近
  • 文章
  • 代码仓
  • 资源
  • 问答
  • 帖子
  • 视频
  • 课程
  • 关注/订阅/互动
  • 收藏
搜TA的内容
搜索 取消

HDLbits笔记

HDLBitsCreated: Apr 25, 2021Created by: Martin MaTags: WorkImplicit nets are often a source of hard-to-detect bugs. In Verilog, net-type signals can be implicitly created by an assign statement or by attaching something undeclared to a module port. Imp
原创
发布博客 2021.04.26 ·
465 阅读 ·
1 点赞 ·
0 评论 ·
1 收藏

FPGA-时序分析基础(2)

必需的SDC约束(Required SDC Constraints)(1)时钟约束:理想时钟约束(Ideal clock constraints)有两种类型的时钟约束:基本时钟:绝对时钟/基准时钟:由器件输入管脚输入的时钟;虚拟时钟:驱动外部器件的时钟,不真正进入fpga内部,为IO时序分析确定正确的发送、锁存沿的相对关系。衍生时钟:(来自fpga内部的基本时钟或其他的衍生时钟,其与时钟源之间必须定义明确的关系)如:pll的输出时钟就是衍生时钟,它在一定程度上与pll的输入时钟相关
原创
发布博客 2021.04.23 ·
591 阅读 ·
0 点赞 ·
0 评论 ·
3 收藏

FPGA-时序分析基础(1)

FPGA时序分析基础–基本概念1、launch edge & latch edgeLaunch edge(启动沿): 源寄存器(REG1)发送数据的时钟沿。Latch edge(锁存沿): 目标寄存器(REG2)接收并锁存数据的时钟沿。2、Data Arrival Time (数据到达时间) & Clock Arrival Time (时钟到达时间)数据到达时间是指在启动沿之后,数据从源寄存器开始发送到目标寄存器的D端开始接收所经过的时间。时钟到达时间是指锁存沿之后,时钟
原创
发布博客 2021.04.22 ·
1041 阅读 ·
2 点赞 ·
1 评论 ·
14 收藏