Verilog 模块例化

模块的概念

模块(module)是verilog最基本的概念,是v设计中的基本单元,每个v设计的系统中都由若干module组成。

1、模块在语言形式上是以关键词module开始,以关键词endmodule结束的一段程序。

2、模块的实际意义是代表硬件电路上的逻辑实体。

3、每个模块都实现特定的功能。

4、模块的描述方式有行为建模和结构建模之分。

5、模块之间是并行运行的。

6、模块是分层的,高层模块通过调用、连接低层模块的实例来实现复杂的功能。

7、各模块连接完成整个系统需要一个顶层模块(top-module)。

 

 

 

无论多么复杂的系统,总能划分成多个小的功能模块。系统的设计可以按照下面三个步骤进行:

(1)把系统划分成模块;

(2)规划各模块的接口;

(3)对模块编程并连接各模块完成系统设计。

 

 

Verilog例化:

 

 

 

port_expr //位置关联

.PortName (port_expr) //名称关联

定义模块:module Design(端口1,端口2,端口3……);

1)引用时,严格按照模块定义的端口顺序来连接,不用标明原模块定义时规定的端口名。 Design u_1(u_1的端口1,u_1的端口 2,u_1的端口3,u_1的端口……);//和Design对应

2)引用时用”.”符号,标明原模块定义时规定的端口名:

Design u_2(

.(端口1(u_1的端口1),

.(端口2(u_1的端口2),

.(端口3(u_1的端口3),

…… );

                                              //建议:在例化的端口映射中采用名字关联,这样,当被调用的模块管脚改变时不易出错。

  • 9
    点赞
  • 51
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值