全数字接收集中的AGC设计与实现
第10卷第6期重庆科技学院学报(自然科学版)2008年12月
全数字接收机中的AGC设计与数字化实现
李磊1
朱长根2
(1.重庆科技学院,重庆401331;2.重庆大学,重庆400044)
摘要:对数字接收机中的AGC电路进行讨论,提出了一种数字AGC算法,并用Matlab软件进行仿真和性能分析。最后完成了该算法的数字化硬件设计,并在FPGA中进行测试。该算法可用于全数字化FPGA实现,适合工程应用。
关键词:全数字接收机;AGC;FPGA中图分类号:TN911.6
文献标识码:A
文章编号:1673-1980(2008)06-0097-03
近年来,软件无线电发展十分迅速。全数字接收机是目前器件水平和设计方法下实现无线通信设计的首选方案,而自动增益控制电路(AutoGainControl,
[1]
数字处理域
外部
AGC环路
输出
内部AGC
AGC
模拟输入
数控衰减器
AGC)是全数字接收机设计中必不可少的部分。
AGC电路在发展之初通常采用模拟方法设
计。随着数字处理技术和可编程器件的发展,数字
ADC
AGC得到了更广泛的关注和应用[2]。与模拟AGC
一样,数字AGC的基本功能也是当输入信号增大或减小时,使输出信号的电平保持相对稳定。全数字接收机的AGC电路结构如图1所示。当输入信号在接收机的ADC动态范围内变动时,其AGC电路可以使输出信号维持稳定,可称为内部AGC&#x