广东海洋大学学生实验报告书(学生用表)
实验名称
课程名称 课程号 学院(系)
专业 班级 学生姓名 学号 实验地点 实验日期
实验4 计数器及其应用
一、实验目的
1、熟悉中规模集成计数器的逻辑功能及使用方法
2、掌握用74LS161构成计数器的方法
3、熟悉中规模集成计数器应用
二、实验原理
计数器是典型的时序逻辑电路,它是用来累计和记忆输入脉冲的个数.计数是数字系统中很重要的基本操作,集成计数器是最广泛应用的逻辑部件之一。计数器种类较多,按构成计数器中的多触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器;根据计数制的不同,可分为二进制计数器、十进制计数器和任意进制计数器;根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等。本实验主要研究中规模十进制计数器74LS161的功能及应用。
1、中规模集成计数器
74LS161 是四位二进制可预置同步计数器,由于它采用4 个主从JK 触发器作为记忆单元,故又称为四位二进制同步计数器,其集成芯片管脚如图1所示:
管脚符号说明:电源正端Vcc ,接+5V ;异步置零(复位)端Rd ;时钟脉冲CP ;预置数控制端 A 、B 、C 、D ;数据输出端 QA 、QB 、QC 、QD ;进位输出端 RCO :使能端EP ,ET ;预置端 LD ;
图1 74LS161 管脚图
GDOU-B-11-112
4366

被折叠的 条评论
为什么被折叠?



