计算机组成原理各章复习重点,计算机组成原理复习要点说明.doc

a7f4a3f590493a1e451dd952a488fd7c.gif 计算机组成原理复习要点说明.doc

(23页)

363d986de7aa4d7b2fc032c42f75b194.gif

本资源提供全文预览,点击全文预览即可全文预览,如果喜欢文档就下载吧,查找使用更方便哦!

19.9 积分

.word格式,计算机组成原理复习要点一、 题型分布选择题 20分;填空题 30分;判断题 10分;计算题 20/25分;简答题 20/15分二、 每章重点内容第一章 概述1、什么是计算机组成计算机组成逻辑组成物理组成设备级组成版块级组成芯片级组成元件级组成设备级组成寄存器级组成2、诺依曼体系结构计算机的特点(1)硬件由五大部份组成(运算器、控制器、存储器、输入设备、输出设备)。(2)软件以2#表示。(3)采用存储程序 所有的程序预先存放在存储器中,此为计算机高速自动的基础; 存储器采用一维线性结构; 指令采用串行执行方式。 控制流(指令流)驱动方式;(4)非诺依曼体系结构计算机数据流计算机多核(芯)处理机的计算机3、计算机系统的层次结构(1)从软、硬件组成角度划分层次结构(2)从语言功能角度划分的层次结构虚拟机:通过软件配置扩充机器功能后,所形成的计算机,实际硬件并不具备相应语言的功能。第二章 数据表示1、各种码制间的转换及定点小数和定点整数的表示范围(1)原码:计算规则:最高位表示符号位;其余有效值部分以2#的绝对值表示。如:(+0.1011)原=0.1011; (-0.1001)原=1.1001(+1011)原 = 01011; (-1001)原 =11001 注意:在书面表示中须写出小数点,实际上在计算机中并不表示和存储小数点。原码的数学定义若定点小数原码序列为X0.X1X2...Xn共n+1位数,则: X原=X 当 1 >X≥0 X原=1-X=1+|x| 当 0≥X>-1若定点整数原码序列为X0X1X2...Xn共n+1位数,则: X原=X 当 2n >X≥0 X原=2n-X=2n+|x| 当 0≥X>-2n说明:在各种码制(包括原码)的表示中需注意表示位数的约定,即不同的位数表示结果不同,如:以5位表示,则(-0.1011)原=1.1011以8位表示,则(-0.1011)原=1.10110000的原码有二种表示方式: 小数:(+0.0000)原=0.0000,(-0.0000)原=1.0000 整数:(+00000)原 =00000, (-00000)原=10000符号位不是数值的一部分,不能直接参与运算,需单独处理。约定数据位数的目的是约定数据的表示范围,即: 小数:-1 < X < 1 整数:-2n < X X≥0 X反=(2-2-n)+X 当 0≥X>-1若定点整数反码序列为X0X1X2...Xn共n+1位数,则: X反=X 当 2n >X≥0 X反=( 2n -1)+X 当 0≥X>- 2n(3)补码:计算规则:正数的补码与原码同;负数的补码是反码的最低加1。如:正数: (+0.1011)原=(+0.1011)反=(+0.1011)补=0.1011; 负数: (-0.1001)原=1.1001 (-0.1001)反=1.0110 (-0.1001)补=1.0111数学定义 (X)补=M+X (MOD M) 其中:M表示模,即容器的最大容量。若定点小数补码序列为X0.X1X2...Xn共n+1位数,则 M=2;若定点整数补码序列为X0X1X2...Xn共n+1位数,则 M= 2n+1 2、为什么计算机中数值类型的数据以补码表示补码的符号位是数值的一部分,可以参与运算。0的补码表示具有唯一性。补码的表示范围比原码、反码大。3、常见寻址方式的特点(1)寻址方式:获得指令或操作数的方式。(2)指令寻址:由程序计数提供即将要执行的指令的地址。(3)操作数寻址:与具体的寻址方式有关。操作数寻址方式应说明是源操作数还是目标操作数的寻址方式。4、采用多种寻址方式的目的(缩短指令长度,扩大寻址空间,提高编程灵活性)缩短指令长度,扩大寻址空间,提高编程的灵活性。5、如何减少指令中地址数的方法采用隐地址(隐含约定)可以简化指令地址结构,即减少指令中的显地址数。6、外设的编址方式(在任何一种方式每个外设都有一个独立的地址)(1)I/O与主存统一编址,即I/O是看作是主存的延伸。(2)I/O与主存单独编址: I/O编址到设备级,即一个I/O只有一个地址。 I/O编址到寄存级,即一个I/O有多个地址。7、指令系统优化的趋势(CISC、RISC)(1)CISC(复杂指令系统计算机)从编程角度出发,希望指令系统中包含的指令尽可能多,每条指令中的操作信息尽可能多。该类指令系统一般包含300-500指令。为提高机器效率,采用了向量化、超标量、超长指令字等技术。(2)指令系统的发展趋势早期:面向用户编程,采用CISC技术现代:面向系统、向高级语言靠近,采用RISC技术(3)实际上CISC和RISC均是当前的发展(优化)趋势 第三章 存储器1、 存储器的按工作原理和存取方式的分类(1)物理原理分类:A、磁芯 B、半导体存储器C、磁表面存储器D、光盘存储器E、其它存储器(2)存取方式的划分:A、随机存取存储器(RAM)B、只读存储器(ROM)C、顺序存取存储器(SAM)D直接存取存储器(DAM)2、 存储器的三级层次结构及各层次的功能(1)主存:基本要求:随机访问、工作速度快、具有一定容量; 功能:存放当前执行的指令和数据。(2)外存:基本要求:容量大、成本低、一定的速度 功能:长期保存数据;作为主存的外援存储器。 外存也可采用多级存储结构。(3)cache:基本要求:速度足够快、一定容量 功能:CPU与主存的缓冲,匹配主存与CPU的速度。 内容:是当前主存中最活跃数据的副本。 内容形成的依据: 程序局部性原理:时间和空间局部性。3、 静态与动态存储器间的区别、动态存储器为什么还需要刷新及刷新有分类(1)根据信息表示方式分为:动态存储器(DRAM):以电容中的电。省略部分。数、目的操作数的寻址方式及操作码共同确定ET的指令流程。源数可在R中(SR)或内存中(SR);目的数可在R中(DR)或内存中(DR)。由源数和目的数的位置可以有下列四种类型:(2)双操作数指令包括:ADD、SUB、OR、AND、EOR。双操作数指令的FT和ST的流程与MOV指令完全相同。下面只描述DT及ET的指令流程。1、DT由目的操作数的寻址方式确定DT的指令流程:若目的数在内存中,则将目的数送到D;若目的数在R中,则省略。 2、ET由源操作数、目的操作数的寻址方式及操作码共同确定ET的指令流程。源数可在R中(SR)或内存中(SR);目的数可在R中(DR)或内存中(DR)。由源数和目的数的位置可以有下列四种类型。其中:Rs 表示源寄存器; Rd 表示目的寄存器。13、 微程序控制器的基本思想(1)机器指令由微程序解释;微程序由微指令组成,每条微指令中可包含多个微命令;微命令控制实现微操作。(2)微指令以代码(微码)存储在ROM中,该ROM称为控制存储器(CM)。9、 I/O系统1、总线的分类及接口的分类 (1)总线的分类A、按据传送格式分类:串行总线;并行总线 B、按时序控制方式分类:同步总线;异步总线(2)接口的分类A、按数据传送格式划分并行接口:接口与系统总线及I/O间均以并行方式传送数据。串行接口:接口与I/O间以串行方式,而与系统总线间以并行方式传送数据。B、按时序划分同步接口:与同步总线连接的接口,接口与系统总线间的数据传送由统一的时序信号(由CPU或专门的系统总线时序信号)控制。异步接口:与异步总线连接的接口,接口与系统总线间的传送采用异步应答的工作方式。C、按信息的传送控制方式划分中断接口、DMA接口、磁盘存储接口等。***I/O接口的基本功能(1)寻址:将地址信息译码为I/O或接口中的寄存器的选中信号。(2)数据传送与缓冲(速度匹配)(3)数据格式变换、电平变换等预处理(4)控制逻辑:接口对主机发送的命令字进行解释,并将产生的操作命令发送给I/O;将I/O及接口的状态信息送回CPU。如在中断接口中有中断请求信号产生、中断屏蔽、优先排队等部件。2、总线的概念及分时共享的含义、总线的组成总线(Bus)是计算机各种功能部件之间传送信息的公共通信干线,它是由导线组成的传输线束, 按照计算机所传输的信息种类,计算机的总线可以划分为数据总线、地址总线和控制总线,分别用来传输数据、数据地址和控制信号。总线是一种内部结构,它是cpu、内存、输入、输出设备传递信息的公用通道,主机的各个部件通过总线相连接,外部设备通过相应的接口电路再与总线相连接,从而形成了计算机硬件系统。在计算机系统中,各个部件之间传送信息的公共通路叫总线,微型计算机是以总线结构来连接各个功能部件的。3、PCI总线的仲裁方式当多个设备竞争总线时,由总线仲裁器进行仲裁,在微机中就是南北桥芯片组。仲裁方式分集中和竞争二种方式。(1)集中式仲裁:分配原则是:优先级高的设备可以剥夺优先级低的设备的总线使用权。当仲裁器接收到总线请求时,就发出总线授权信号。设备的优先级由设备和仲裁器的逻辑距离决定。当设备较多时,可采用分级仲裁方式。(2)竞争式仲裁分配原则:优先级不同的设备同时申请总线,则分配给高优先级的设备;先来先占用:谁先抢占总线,只要该设备没有释放总线,则其它优先级高的设备不能强行占用总线。4、中断接口的模型及工作过程中断接口的模型(1)设备选择电路 是一个译码器,用于选择接口中的某一个寄存器。(2)命令字寄存器 用于接收CPU发送的命令字,一般用于初始化接口,如数据的输入/出方向、工作方式(R或W)等。(3)状态字寄存器 用以记录、反映设备与接口的运行状态,作为CPU执行I/O程序的依据。(4)数据缓冲寄存器 作为主机与I/O间数据传送的缓冲。 其容量称为缓冲深度。若对缓冲深度要求较高,则可采用半导体存储器作为缓冲区。 (5)其它控制逻辑 接口不同,则该逻辑不同,属接口中不规整的部分,一般有如下部分: A、中断请求IRQ的产生 B、与主机间的应答逻辑 C、控制时序,包括振荡电路、分频电路。 D、面向设备的某些特殊逻辑。如对机电性的设备所需的电机的启动、停止、正转、反转、加速,数据格式的转换,电平信号的转换等 E、智能控制器。功能复杂的接口,常使用通用的微处理器、单片机或专用控制器等芯片,与半导体存储器构成可编程的控制器。(6)中断控制器 现通常采用8259A芯片。****模型接口的抽象工作过程: (1)初始化接口与中断控制器:CPU调用程序或系统初始化时完成 (2)启动外设:通过专门的启动信号或命令字,使接口状态为B=1、D=0。 (3)设备向中断控制器提出中断请求:设备准备好或完成一次操作(数据传送),使接口状态为:B=0、D=1,据此形成中断请求信号IRQi。 (4)中断控制器向CPU提出中断请求:IRQi送中断控制器8259A,经屏蔽优先,向CPU发出公共请求INT,同时形成中断类型码。 (5)CPU响应:CPU经中断判优后向8259A发回响应信号INTA,CPU从DB取回中断类型码。 (6)CPU在中断周期IT执行中断隐指令操作,转入中断服务程序。第六章I/O设备1、键盘对按键识别方式的分类软件扫描、硬件扫描2、显存容量的计算显存容量应该能保证一帧图像的存储。下面以例说明: 例:显示器在字符方式下:分辨率25行×80列,颜色256种。显示字符集有256个字符;在图形方式下分辨率1024×1024,颜色216种 解:(1)字符方式下: 256个字符集中的每个字符需8位(1B)表示,256种颜色需8位(1B)表示,则: 基本缓存:25×80×8/8=2000B,2KB 属性缓存:2KB×1=2KB 显存容量至少:4KB (2)图形方式下: 颜色216种需用16位(2B)表示 显示屏上共有:1024×1024=220个点 每个点所属性需2B表示 则所需的属性显存:220×2B=221B=2MB 显存容量至少:2M 注意:在图形方式下无基本显存三、计算题的例题1、原码的一位乘法见上面复习重点的第四章CPU的第4点2、循环校验码见上面复习重点的第三章存储器的第4点3、将内存地址转入高速缓存现有一个cache,其容量为1kB,其页大小为128B,若cache与内存的地址映像方式为直接映像,且内存编址方式为字节,现有一内存单元地址为1a2b3cH,若该单元数据已调入cache,试问:该单元在cache中的地址(页号和页内地址)。, 专业.专注 . 关 键 词: 组成 复习 要点 说明 原理 计算机

4d91c43bfc72ca913299809b07b4968f.gif  天天文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值