计算机组成原理固件,计算机组成原理(A卷)

这是一份关于计算机组成原理的考试试卷,包含了选择题、填空题和计算题等部分,涉及冯诺依曼结构、存储器类型、微指令、中断I/O、缓存(Cache)、总线仲裁、浮点数表示、指令流水线和性能指标等多个核心概念。试卷还要求学生计算浮点数的二进制表示,以及分析总线带宽、串行接口波特率和指令流水线的性能。
摘要由CSDN通过智能技术生成

《计算机组成原理(A卷)》由会员分享,可在线阅读,更多相关《计算机组成原理(A卷)(6页珍藏版)》请在人人文库网上搜索。

1、密封线一、 单选题(每题2分,共20分,请将正确答案填入下表)题号 12345678910答案1. 冯诺依曼计算机的核心思想是( )。A. 多指令流单数据流 B. 存储器按内容选择地址C. 堆栈操作 D. 存储程序并按地址顺序执行指令2. 计算机硬件能够直接执行的程序是( )。A. JAVA程序 B.汇编源程序 C. C语言程序 D.机器指令程序3. 下列存储器中,属于半顺序存取存储器的是( )。 ARAM B硬盘 C磁带 DROM4. 微程序控制器中,存放微程序的存储器是( )。 A、高速缓冲存储器B、控制存储器 C、虚拟存储器D、主存储器5. 程序中断I/O方式中,一般用( )来保护现场。。

2、A. 通用寄存器 B. 堆栈 C. 外存储器 D. CACHE6. 在集中式总线仲裁中,( )方式对电路故障最敏感。A、菊花链方式B、独立请求方式 C、分布式D、计数器定时查询方式7. 采用周期挪用DMA方式传递数据时,需要挪用一个或几个( )时间。A指令周期 B时钟周期 C存储周期 D 机器周期8. CACHE的块替换全部由( )实现。A. 操作系统 B. 系统软件 C.硬件 D.固件9下列各数最小的数是( )。A()2 B()8 (42)10 D. (38)1610主存储器的任一数据块均可映射到Cache的任一行,这种映射方式是( )。A直接映射 B全相联映射 C组相联映射 D,以上都不是。

3、二、 填空题(每空1分,共20分,请将正确答案填入括弧里)1. 在我们学习过的机器码中,除了原码和反码以外,还有( )码和( )码,其中,最后一种仅仅用于表示浮点数的阶码。2. 根据存储介质不同,CACHE-主存-外存三级存储层次中,CACHE采用的是静态随机存储器,即SRAM,那么主存采用( )存储器,外存以( )存储器为主。3. 微指令格式有两种,一种是( )型微指令,另一种是( )型微指令。4. 微程序控制器中,若控制存储器的容量为128*40位,那么可以确定微指令字长是( )位,微地址( )位。密封线学院 专业 班级 学号 姓名 5. 某cache有32行,采用4路组相联映射方式。主存。

4、有2K个块,每块32个字。则主存地址( )位,其中标记( )位。6. 某页式虚拟存储管理,页面大小为8KB,逻辑空间包含16页,物理空间包含4页,则逻辑地址( )位,主存物理空间为( )。7总线按所传送的信息不同,可分为数据总线、( )和( )三种。8外围设备的编址方式有( )和( )两种。9DMA方式只是在数据交换的过程由( )实现,但仍需( )的介入10. 衡量总线传输性能的指标是带宽,它定义为总线本身所能达到的最高( ),其单位是( )。三、 计算题(共40分)密封线学院 专业 班级 学号 姓名 1、 将+35/64表示为IEEE754标准的32位浮点规格化数,并将结果转换成十六进制形式。

5、。【5分】2、 如果显示器的分辨率为1024*1024,彩色度为3B,帧频(刷新速率)为72HZ。计算刷新存储器的带宽为多少?【5分】3、 某异步串行接口的字符传输率是960字符/秒。设字符采用7位ASCII码传送,并带有1位起始位、1位校验位和1位停止位,求该串行接口的波特数和位时间是多少?【10分】4. 有一个4级指令流水线分别完成取指、指令译码、运算、结果写回四步操作,假设完成各步骤的操作时间均为60ns,则当该流水线连续执行20条指令时,请计算下列指标:(1)该流水线加速比;(2)该流水线的吞吐率。 【10分】5. 某计算机系统中内存由CACHE和主存构成,CPU执行一段程序时,cac。

6、he完成存取的次数为2760次,主存完成存取的次数为240次,已知CACHE的存取周期为40ns,主存的访问周期为200ns,请计算CACHE/主存层次的:(1)平均访问时间;(2)效率。 【10分】四、 综合应用题(共20分)1. 【10分】下图为某8位机的主存空间构成示意图,其中RAM为8K*8的随机存储器,ROM位8K*8位的只读存储器。仔细分析该图,并按要求答题(说明:/WE作用于两块RAM模块)。(1)地址寄存器AR中低n位中的n是多少?(2)该存储器最大空间有多少?有待构成的空间有多少?(3)图中构成的地址空间分布是怎样的?画出地址空间分布图。RAM高3位 低 n 位3-8译码器CS7CS0地址寄存器ARRAM8位数据ROM低位地址/CS7/WE/CS1/CS0低位地址低位地址3密封线学院 专业 班级 学号 姓名 2【10分】某模型机的主要部件如下。其中,M为主存储器,DR为数据缓冲寄存器,AR为地址寄存器,IR是指令寄存器,PC是程序计数器,X和Y是暂存器,ALU为多功能运算单元,R0和R1是通用寄存器。要求:(1)补充各部件之间的连接线构成完整的数据通路,并标明数据流动方向;(2)画出 “SUB R0,R1” 的指令周期流程图。该指令的含义是:将寄存器R0中的数据减去以寄存器R1中内容为地址的存储单元中的数据,结果写入R0中。

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值