全数字锁相环(Digital Phase-Locked Loop,DPLL)的基本原理是将被锁定的参考信号与产生的本地信号进行比较,并通过数字控制环路的方式调节本地信号的频率和相位,使其与参考信号同步。
具体来说,全数字锁相环包含一个数字控制振荡器(Numerically Controlled Oscillator,NCO)、一个相位检测器(Phase Detector,PD)和一个数字滤波器(Digital Filter,DF)。其中,NCO产生本地信号,PD测量本地信号与参考信号之间的相位差,DF对PD输出进行滤波,最后将DF的输出送回到NCO调节本地信号。
在锁相环工作时,如果本地信