全数字锁相环的基本原理

全数字锁相环(Digital Phase-Locked Loop,DPLL)的基本原理是将被锁定的参考信号与产生的本地信号进行比较,并通过数字控制环路的方式调节本地信号的频率和相位,使其与参考信号同步。

具体来说,全数字锁相环包含一个数字控制振荡器(Numerically Controlled Oscillator,NCO)、一个相位检测器(Phase Detector,PD)和一个数字滤波器(Digital Filter,DF)。其中,NCO产生本地信号,PD测量本地信号与参考信号之间的相位差,DF对PD输出进行滤波,最后将DF的输出送回到NCO调节本地信号。

在锁相环工作时,如果本地信

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值