以太网MDI信号PCB EMC设计要点

1. PHY侧和RJ45连接器侧通用MDI布局建议

  1. MDI差分对保持对称走线,走线上的焊盘封装应一致,焊盘放置位置也应对称。可以减少EMI测试中的模式转换。
  2. MDI走线应保持阻抗匹配,从而减少信号线上的反射。
  3. MDI走线下需有连续完整的接地层GND,可以为MDI走线提供恒定的阻抗匹配。阻抗不连续会导致不必要的信号反射;跨越平面分裂的信号可能导致不可预测的返回路径电流,并且还可能影响信号质量,潜在地产生EMI问题。跨越平面分裂的信号如下图所示:
在这里插入图片描述
  4. MDI走线对内长度匹配,当匹配高速信号的内对长度时,蛇形布线需要尽可能靠近不匹配的末端,从而降低差模噪声的影响。如下图所示:
在这里插入图片描述
  5. 限制MDI走线的弯曲程度可有效降低不同线路区段间的串扰效应,减少MDI轨迹上引入的噪声,尽量不要有弯曲,走线弯曲会破坏差分对的理想平行结构,导致相邻信号路径出现不对称的电磁耦合区域。这种非平行区域会增强电场和磁场的相互侵入,显著加剧串扰噪声。保持走线平直可维持均匀的耦合分布,抑制干扰。走线弯曲如下图所示:
在这里插入图片描述
  6. MDI走线禁止锐角或直角弯曲,因为会造成阻抗突变,引发信号反射并破坏差分信号的相位平衡。这种失真会降低接收端噪声容限,使系统更易受串扰影响。平缓的圆弧走线(曲率半径≥3倍线宽)可维持阻抗连续性,减少反射能量对邻近线路的干扰,也减少发射点。并且差分线对与同层铺铜之间至少保持30mil距离,最好50mil;差分对间至少保持5倍线宽空间,如下图所示:
在这里插入图片描述
  7. 变压器下方避免铺铜,防止在EMI事件期间变压器的噪声直接注入下方的铺铜区域,同时变压器下的铺铜会降低变压器的隔离功能,变压器下方挖空如下图所示。
在这里插入图片描述
  8. 建议使用分立的变压器和RJ45连接器。集成变压器的RJ45连接器屏蔽内有一个隔离网络,如果RJ45连接器屏蔽层上注入任何噪声,那么变压器的性能可能会显著降低,一些噪声可以绕过隔离网络,直接耦合到系统接地或MDI线路。分立变压器和RJ45如下图所示:
在这里插入图片描述
  9. MDI走线尽可能短,较短的MDI走线可以缩短暴露在周围环境中的长度,并降低MDI走线上的辐射耦合噪声。
  10. 减少MDI走线上的过孔数量,以减少从周围环境中拾取的噪声以及减少向周围环境发射噪声;MDI走线上的通孔会导致阻抗不连续,从而导致不必要的信号反射
  11. 防止在没有任何接地平面分隔的情况下,MDI信号线与下方信号线交叉。信号线交叉会导致更大的噪声发射。

2. RJ45连接器侧MDI布局建议

  1. 尽量减少连接器接地上MDI走线周围的通孔,MDI走线周围的通孔可以为ESD/EFT噪声电流在MDI走线之间流动创造更好的路径,增加干扰MDI信号线的机会,如下图所示:
在这里插入图片描述
  2. 同一层中MDI走线周围不进行连接器接地铺铜,可以减少ESD/EFT事件期间连接器接地对MDI走线的接地反弹干扰。
  3. MDI走线下方所有层挖空,挖空范围需超出信号线边界 ‌≥50mil‌,减少地弹对MDI线路的影响。
  4. RJ45连接器下无电源平面和其他信号线,可以在EMI测试期间防止任何电源或其他信号走线受到干扰,隔离注入MDI走线的其他外部噪声。
  5. R//C接地隔离或其他接地路径电路需要与MDI走线位于相反的层上,确保大部分EMI噪声可以在MDI走线的另一侧流动,并最大限度地减少对MDI走线的接地噪声干扰。
  6. R//C接地隔离网络选择大型组件尺寸,支持大电流,以防止EMI事件期间的任何损坏。
  7. Bob smith端接周围没有过孔和接地铺铜,在EMI测试期间,将进入Bob smith终端并影响信号的噪声干扰降至最低。
  8. R//C接地隔离连接放置在电源接地附近,允许一些EMI噪声在连接器接地到电源接地之间流动,远离任何敏感电路,最小化到PHY或其他IC的噪声路径。
  9. 不建议使用带LED的RJ45模块,以获得更好的EMI性能,防止EMI噪声源通过LED线路直接流入PHY。
  10. 隔离地铺铜边界距离RJ45引脚焊盘 ‌≥50mil‌,避免影响差分阻抗。
  11. 如下图所示:
在这里插入图片描述

3. PHY侧MDI布局建议

  1. 单个差分对的两条线需要尽可能靠近布线,差分对内两条线之间的串扰不是一个重要的问题。靠近布线可减少模式转换,减少拾取差分噪声源的机会,通常选择最小的走线间距 (5到6 mils)。
  2. 两个差分对间保持一定的距离,防止两个差分对之间的串扰,降低两个差分对之间的共模噪声干扰。
  3. 两个差分对应具有相同的参考接地层,减少EMI测试期间由于接地反弹而导致的模式转换。
  4. PHY侧MDI布局如下图所示:
在这里插入图片描述

以太网 PCB 设计中,确保信号完整性、降低电磁干扰(EMI)以及优化布局是实现稳定通信的关键因素。以下是一些关键的设计指南和注意事项: ### 信号完整性优化 - **差分信号线布线**:对于千兆以太网,差分信号线(如MDI接口)应尽可能平行、等长、紧密靠近,并且在同一层上布线。这有助于维持信号的完整性和确保阻抗匹配。差分线之间的间距至少应为4w(线宽的4倍),对内的等长约束通常为5mil,两组差分对之间不需要等长 [^3]。 - **阻抗匹配**:确保差分对的特性阻抗保持一致,通常为100Ω。这可以通过精确控制线宽、线距以及PCB材料的选择来实现。 ### 多层板设计 - **电源和地层**:使用完整的电源和地层可以减少噪声和干扰,提高信号完整性。电源层和地层应尽可能靠近,以减少环路面积。 - **信号层布局**:将高速信号线布置在内部层,以减少辐射和串扰。外部层可用于低速信号和电源线。 ### EMC防护 - **滤波和去耦**:在电源入口处添加滤波电路,如磁珠和电容,以减少传导干扰。同时,在每个IC的电源引脚附近添加去耦电容,以提供稳定的电源。 - **屏蔽和接地**:使用金属外壳或屏蔽罩来保护敏感电路,确保屏蔽层良好接地。 ### 实际应用案例 - **工业自动化设备设计**:某工业自动化设备采用了集成MAC和PHY的SoC芯片,通过合理布局和走线,实现了稳定可靠的通信。在实际应用中,该设备能够在复杂的电磁环境下稳定工作,满足了工业自动化对以太网通信的高要求 [^2]。 ### 示例代码 以下是一个简单的Python代码示例,用于计算差分信号线的特性阻抗: ```python def calculate_impedance(line_width, line_spacing, dielectric_constant): """ 计算差分信号线的特性阻抗 :param line_width: 线宽 (mm) :param line_spacing: 线距 (mm) :param dielectric_constant: 介质常数 :return: 特性阻抗 (Ω) """ import math Z0 = 276 * math.log(4 * line_spacing / (math.pi * line_width)) / math.sqrt(dielectric_constant) return Z0 # 示例参数 line_width = 0.2 # mm line_spacing = 0.5 # mm dielectric_constant = 4.4 # FR4 impedance = calculate_impedance(line_width, line_spacing, dielectric_constant) print(f"Characteristic Impedance: {impedance:.2f} Ω") ``` ###
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值