Quartus-II入门

一、在 Quartus-II 中自己用门电路设计一个D触发器,并进行仿真,时序波形验证

如图:D触发器的结构:
在这里插入图片描述

1、创建工程

1、File->New Project Wizard;
2、填写工程名称;
3、根据使用的FPGA,进行选择芯片系列及类型,此处使用的是EP4C115F23C7;
4、之后一直next,finish。

2、创建block Diagram

1、选择New
2、选择Block Diagram/Schematic File
3、之后画图并保存,如下图:在这里插入图片描述

3、编译原理图文件

启动分析与综合(全编译)
rtl viewer,查看硬件电路图,如下:
在这里插入图片描述

4、创建vwm格式波形文件

选择University Program VWF
在这里插入图片描述
选择Edit->Insert->Insert Node or Bus
添加Node or Bus

在这里插入图片描述
添加效果
在这里插入图片描述
编辑输入Clk,产生时钟信号
在这里插入图片描述

鼠标选择D,Q信号Q_n,,进行编辑
在这里插入图片描述

5、结果

在这里插入图片描述

二、在 Quartus-II 中直接调用一个D触发器电路,进行仿真,时序波形验证

创建工程方法与上相同

1、调用D触发器

在这里插入图片描述
添加完成效果
在这里插入图片描述

2、编译原理图文件

硬件电路图
在这里插入图片描述

3、创建vwm格式波形文件及时序仿真

方法和上述一样,之后仿真就行。
结果:
在这里插入图片描述

三、小结

看不懂看不懂,真的看不懂。这俩软件的安装可参考:
安装Quartus II
安装Modelsim SE

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值