ZYNQ/FPGA开发
文章平均质量分 84
竹子啦
这个作者很懒,什么都没留下…
展开
-
可调时钟频率——IP核PLL/MMCM仿真及上板实验(Vivado)
在大多数实验项目中,所需要的时钟频率不尽相同,因此需要根据需求产生特定的时钟频率。PLL(Phase Locked loop),锁相环,是一种反馈控制电路。对时钟网络进行系统级的时钟管理和偏移控制,又有时钟倍频、分频、相位偏移和可编程占空比的功能。使用锁相环即可产生我们所需的特定时钟频率。 调用Clocking_Wizard IP核,输出4个不同时钟频率或相位的时钟;产生4个时钟 100MHZ,100MHZ+相位180度,50MHZ以及25MHZ,连接到开发板上4个扩展IO上。最后使用示波器验进行验证。原创 2023-06-21 11:06:08 · 4742 阅读 · 2 评论 -
LED灯闪烁拓展实验——单按键控制LED灯不同闪烁方式
1. 使用按键KEY0和KEY_1分别控制LED0和LED1两个LED灯的闪烁方式;2. 当没有按键按下时,两个LED灯均不亮;3. 当按键KEY0按下后,LED0灯闪烁,当按键KEY0再次按下后则LED1灯闪烁,如此循环往复;4. 当按键KEY1按下后,LED0和LED1交替闪烁,当按键KEY1再次按下后则LED0和LED1同时闪烁,如此循环往复;5.在内容3中若按键KEY1按下,则执行内容4操作;在内容4中若按键KEY0按下,则执行内容4操作。原创 2023-06-20 22:31:04 · 2787 阅读 · 0 评论
分享