自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(19)
  • 资源 (1)
  • 收藏
  • 关注

原创 国产化,gowin基本使用

高产化高云开发软件gaowin界面介绍

2022-08-03 17:15:30 1847 1

原创 matlab安装遇到错误出现error-8的字样

装这个软件装了一天了,而且重头下载了两遍,问了客服,让我删了重新下,感觉就是fp,就像我老板说的有追求的人谁去做售后、客服,网上找了好多教程,都未解决一般的破解包里都有软件和Crack,可以找到下载的地方,而缺的那个“libmwlmgrimpl.dll”文件一直找不到。我在文后放了连接,先说步骤1.要放在....\MATLAB\R2017a\bin\win64\matlab_startup_plugins\lmgrimpl’2.剩下的那个“license_R2017a.lic“文件可以放在.

2022-05-06 15:51:02 3704

原创 verilog中signed用法

首先我们知道,有符号数的运算全都是补码的方式。在Verilog里面,可以使用有符号数据进行运算,定义时使用signed,例如regsigned[7:0] data; //定义了一个reg型有符号8位变量 adder在Verilog中数据是已补码形式存在的,正数的补码是他本身,负数的补码是除符号位取反加一,上边定义的data赋值为-3,则-3的二进制为1000 0011,这个叫原码,其补码为1111 1101,data中真实存储的是1111 1101(补码)。在运算的过程中也是使用补码的。那.

2022-05-04 09:49:17 5004

原创 共轭复数 傅里叶变换共轭对称

一、共轭复数共轭复数是在高中学的知识,但由于时间长了,忘了,今天复习一下配对规律:在复数中,实部相等,虚部互为相反数的两个复数互为共轭复数。公式描述:与互为复数共轭性质:1)加和为实数2)在复平面上,共轭复数所对应的点关于实轴对称这是高中的一道数学题,通过这一道题可以更快的帮助我们回忆和理解在傅里叶变换中不仅有共轭复数还有共轭根式,共轭矩阵,共轭转置,共轭分布,共轭先验,共轭函数, 共轭方向,共轭方向法,共轭梯度二、傅里叶变换共轭对称性说明:这里的共轭就...

2022-05-04 09:28:25 12934

原创 快速傅里叶变换(FFT)

(此篇文章为移植无线通信FPGA设计,如有侵权可联系删除)采用FFT,可以将DFT的运算时间缩短一、二个重量级,从而使DFT得运算在实际中真正得到广泛的应用。目前已发明了DFT和FFT算法,可以分为时间抽选发和频率抽选法。在讨论这两种方法之前,先粗略的介绍DFT算法的原理,然后对DFT和FFT的运算量进行简单的分析,在阐述时域FFT算法原理及其Verilog实现1.1 DFT和FFT基本思想连续信号傅里叶变换的定义如下:...

2022-04-29 11:16:20 513

转载 快速理解傅里叶变换

原文出处:韩昊 1 2 3 4 5 6 7 8 9 10 作 者:韩 昊 知 乎:Heinrich 微 博:@花生油工人 知乎专栏:与时间无关的故事 谨以此文献给大连海事大学的吴楠老师,柳晓鸣老师,王新年老师以及张晶泊老师。 转载的同学请保留上面这句话,谢谢。如果还能保留文章来源就更感激不尽了。 我保证这篇文章和你以前看过的所...

2022-04-21 16:44:46 1215

原创 vivado jtag回读 flash

1,利用SDK软件制作镜像文件(这篇文章不做介绍),生成boot.bin文件,2,可以选择在SDK上固化,也可以在vivado上固化,这里选择的是在vivado上固化3打开vivado,连接板子,4右击鼠标选择flash芯片型号5.然后点击确定->点击OK选择镜像文件,还有fsbl文件6.需要等待五六分钟7.这里报了sd模式,我选择的是qspi 模式,所以硬件出现问题,我没有使用官方的开发版,是硬件组的画的,根据具体情况修改电路,也可以参考黑金7020.

2022-04-21 10:27:32 3640

原创 zynq flash固化

2.在add configruation memory device 的配置界面里选择正确的flash型号,如下图所示:3.提示是否对spi flash进行编程,点击OK点击OK开始编程FLASHflash编程完毕后,会弹出如下成功的界面至此,spi flash烧写完毕,程序已经固化到spi flash中了...

2022-04-12 15:41:42 1050

原创 zyqn 无ddr打印helloworld

建立一个helloworld工程,确保可以打印并可以实现下载到flash断电不丢失然后取消勾选ddr,ZYNQ 无DDR 启动 1 fsbl_bsp 相关修改 1.1 Translation_table.s 1.2 xil_exception.c 2 fsbl 相关修改 2.1main.c 2.1.1 添加头文件 2.1.2 添加 preload_func 和 copy 函数及一些宏定义等 具体内容如下: 2.1.3 添加 data 拷贝

2022-04-12 14:53:45 294

原创 FPGA 以太网

1. 简介本实验将实现FPGA芯片和PC之间进行千兆以太网数据通信, 通信协议采用Ethernet UDP通信协议。 FPGA通过RGMII总线和开发板上的Gigabit PHY芯片通信, Gigabit PHY芯片把数据通过网线发给PC,程序中实现了ARP,UDP,PING功能,此外还实现了100/1000M自适应。2. 硬件介绍在开发板上通过1片RTL8211EG以太网PHY芯片为用户提供网络通信服务。以太网PHY芯片是连接到Pango FPGA的IO接口上。芯片支持10/100/1000

2022-04-12 10:51:43 8773

原创 wireshark找不到接口

(1)本人wireshark只用于网口的基本调试,但是在安装wireshark之后发现接口找不到(2)刚开始觉得可能是版本的问题,也是第一次使用,后来才知道是插件的问题,亲测有效(3)上图为别人截屏,侵权可私信删除(4)基本密令(在此输入)...

2022-04-12 10:14:17 2305

原创 modelsim 脚本仿真

需要脚本文件可添加QQ 1316256023今天介绍一个不用新建工程cmd仿真的方法1、通常情况下有以下几个文件夹1文档2工程文件3IP文件夹4源文件夹5仿真文件夹6仿真代码文件夹2点击sim文件夹(第二个文件夹为仿真库)3、点击第一个文件夹(可根据你的工程命名)4、case_start_sim.do为所需添加的波形,根据自己的需求进行修改5modelsim.ini不做修改6。cmd点击则可以运行7.setting。txt...

2022-04-06 17:31:48 511

原创 modelsim仿真代码编写(具详细)

新手如果不过写仿真,可以参照这个基本模块

2022-04-05 17:45:16 2307

原创 quartus联合仿真步骤

本实验工程已i2c——eeprom为列1、打开工程文件,注意添加所需要的文件以及testbench文件,可以先编译是否存在语法错误2.双击file3.选择simulation4.选择工具名(这里使用阿尔特拉modelsim)5.点击testbench6.点击new6。选择添加tb文件(点击后面的三个点),找到之后点击add7.然后选择顶层文件模块名,(quartus文件名与模块名必须一样,vivado可以不一样,但尽量写成一样).

2022-04-05 16:44:25 5050

原创 modelsim仿真出心形(关注可看)

实验结果如上源码文件可添加本人扣扣获取 1316256023操作说明1打开modelsim,更改目录点击file->changederactory->heat->modelsim heart 确定2新建工程,new->project->随便取一个工程名->add exciting file->路径->sim->四个.v文件->打开->ok3 点击第一个.v文件->鼠标右键 ->compline->co..

2022-04-05 11:51:28 337

原创 FPGA顶层模块设计

系统的顶层设计

2021-12-11 20:38:45 1430 1

原创 【无标题】

别再让女朋友说你直男了,做一个浪漫的程序员

2021-12-05 21:44:26 84

原创 基于FPGA图像采集

ov5640模块

2021-12-05 11:51:12 566

原创 Python表白

from turtle import *from time import sleepdef go_to(x, y): up() goto(x, y) down()def small_Circle(size): # 函数用于绘制心的小圆 speed(10) for i in range(210): forward(size) right(0.786)def big_Circle(size): # 函数用于...

2021-12-04 13:03:52 127

FPGA开发指南,开拓者系列

FPGA开发指南,开拓者系列

2022-04-12

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除