晶振知识小结(晶振电路设计)

1 什么是晶振

晶振一般指石英晶体振荡器,也叫晶体振荡器

晶体振荡器是指从一块石英晶体上按照一定的方位角切下来的薄片(晶片),是时钟电路中最重要的部件


2 晶振的作用

  1. 提供基本的时钟信号:通常情况下,一个系统都会共用一个晶振,这样主要是为了方便每个部分能够保持同步一致。比如有些通讯系统的基频以及射频使用不同的晶振,通过电子来调整频率保证同步

  1. 提供系统所需时钟频率:晶振通常与锁相环电路配合使用,以提供系统所需的时钟频率。如果不同子系统需要不同频率的时钟信号,可以用与同一个晶振相连的不同锁相环来提供


3 晶振的原理

3.1 压电效应

若在石英晶体的两个电极上加上一电场,晶片就会产生机械变形。反之,若在晶片的两侧施加机械压力,则在晶片相应的方向上将产生电场,这种物理现象称为压电效应

晶振是利用石英晶体的压电效应制成的一种谐振器件,在一般情况下,晶片机械振动的振幅和交变电场的振幅非常微小,但当外加交变电压的频率为某一特定值时,振幅明显加大,比其他频率下的振幅大得多,这种现象称为压电谐振


4 晶振的分类

4.1 按材质分类

4.1.1 石英晶振

石英晶振就是用石英材料做成的石英晶体谐振器,俗称晶振。尽管石英晶振的应用已有几十年的历史,但因其具有频率稳定度高这一特点,故在电子技术领域中一直占有重要的地位

特点:

  • 起振时间长,通电后较长时间才会起振,毫秒级

  • 压电体构成,无内置电容

  • 精度高

4.1.2 陶瓷晶振

陶瓷晶振是根据他内部的芯片采用的“压电陶瓷芯片材料”而得名的

特点:

  • 起振时间短,通电立马起振,纳秒级

  • 有压电体和内置电容构成,

  • 精度低

4.2 按属性分类

这里的“源”是指 振荡器oscillator

4.2.1 无源晶振

无源晶振是有2个引脚的无极性元件,需要借助于时钟电路才能产生振荡信号,自身无法振荡起来;

无源晶振需要用DSP片内的振荡器,在datasheet上有建议的连接方法。无源晶振没有电压的问题,信号电平是可变的,也就是说是根据起振电路来决定的,同样的晶振可以适用于多种电压,可用于多种不同时钟信号电压要求的DSP

无源晶振信号质量较差,通常需要精确匹配外围电路(用于信号匹配的电容、电感、电阻等),如下图:

这两个电容一般称为“匹配电容”或者“负载电容”、“谐振电容”;晶振电路中加这两个电容是为了满足谐振条件。一般外接电容,是为了使晶振两端的等效电容等于或接近负载电容。只有连接合适的电容才能满足晶振的起振要求,晶振才能正常工作。

负载电容的值由如下公式计算:

其中CL为晶振的负载电容值,可通过查询晶振的数据手册获得CS表示PCB板的寄生电容,一般为3~5pF;一般情况下,增大负载电容的值会使振荡频率下降,减小负载电容的值,会使振荡频率上升

4.2.2 有源晶振

有源晶振有4只引脚,是一个完整的振荡器,其中除了石英晶体外,还有晶体管和阻容元件

有源晶振通常的用法:一脚悬空,二脚接地,三脚接输出,四脚接电压。有源晶振不需要CPU的内部振荡器,连接方式相对简单(主要是做好电源滤波,通常使用一个电容和电感构成的PI型滤波网络,输出端用一个小阻值的电阻过滤信号即可),不需要复杂的配置电路。相对于无源晶体,有源晶振的缺陷是其信号电平是固定的,需要选择好合适输出电平,灵活性较差

设计四脚有源晶振电路图时,确保稳定性和可靠性是核心问题。为了帮助你更好地解决这一挑战,推荐深入研究《简析四脚有源晶振电路图》。这份资源详细地介绍了四脚有源晶振的外型、管脚以及EMC设计标准电路,为电路设计提供了实用的指导和参考。 参考资源链接:[简析四脚有源晶振电路图](https://wenku.csdn.net/doc/6401abc8cce7214c316e97b2?spm=1055.2569.3001.10343)设计过程中,首先应确认晶振的频率是否与系统要求匹配,这是基础中的基础。紧接着,要注意的是电源的稳定性,通常四脚有源晶振工作需要稳定的电压,不同型号的晶振对电源电压有特定的要求,设计时应严格按照规格书进行。 另外,需要注意EMC设计,确保晶振的外围电路设计能够满足电磁兼容性要求,防止电路对外产生干扰或者被外界干扰。常见的做法是在晶振和电源之间加入去耦电容,这样可以提供更稳定的电源,并在晶振的输出脚附近接上适当的负载电容。 四脚有源晶振的第2脚通常接地,第3脚是振荡输出,第4脚接电源,而第1脚附近通常会有一个标记,这在电路图中也是重要识别点。在电路连接时,务必保证接线正确,避免短路或者错接的情况发生。 除了上述要点,还应留意电路板布局的合理性,避免高速信号线与有源晶振走线过近,以免影响信号质量。同时,合理利用地平面和屏蔽技术也是保证电路稳定运行的重要手段。 在阅读《简析四脚有源晶振电路图》之后,相信你对如何设计四脚有源晶振的电路图有了更深刻的理解。如果想要进一步提高自己的模拟电路设计能力,建议多查阅相关的技术手册和案例分析,不断实践和总结经验,这样能更加全面地掌握四脚有源晶振电路图的设计要点和注意事项。 参考资源链接:[简析四脚有源晶振电路图](https://wenku.csdn.net/doc/6401abc8cce7214c316e97b2?spm=1055.2569.3001.10343)
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

@Luminescence

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值