Verilog 不同编码风格对综合电路的影响

Verilog是一种硬件描述语言(HDL),用于设计数字电路和系统。统一、良好的代码编写风格,可以提高代码的可维护性和可读性。

同样的功能,不同的Verilog 编码风格也会对综合过程产生重大影响,在综合的过程中,Verilog 代码被转换为门级电路,不同的代码风格,综合出的电路可能是不同的,对应资源的占用和功耗也会有差异。

下面以一个模3计数器为例,演示3种不同写法对综合后电路的影响。

示例 #1

module cntr_mod3 (
    //Inputs
    input clk, 
    input rstn, 
    
    //Outputs
    output reg [1:0] out,
);

always @(posedge clk) begin
    if ((!rstn) | (out[1] & out[0]))
        out <= 0;
    else
        out <= out + 1;
end

endmodule

综合出的电路如下图所示,三个基本的门电路:

示例 #2

module cntr_mod3(
    //Inputs
    input clk, 
    input rstn, 
    //Outputs
    output reg [1:0] out
);

always @(posedge clk) begin
    if (!rstn)
        out <= 0;
    else begin
        if (out == 3)
            out <= 0;
        else
            out <= out + 1;
    end
end

endmodule

综合出了两个选择器和一个加法器,相比于前一种写法将会占用更多的资源。

示例 #3

module cntr_mod3(
    //Inputs
    input clk, 
    input rstn, 
    
    //Outputs
    output reg [1:0] out
);

always @(posedge clk) begin
    if (!rstn)
        out <= 0;
    else begin
        if (&out)
            out <= 0;
        else
            out <= out + 1;
    end
end

endmodule

相比于上一个写法,少了一个选择器。

  • 1
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

whik1194

如果对你有帮助,欢迎打赏。谢谢

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值