- ":="赋值,和"="不同的是,":="在赋值的同时,会将赋值语句中所有的变量就地展开,也就是说,A:=$(B)后,B的值的改变不再影响A
- 隐含规则。GUN Make在不特别指定的情况下会使用诸如以下编译命令:$(CC) $(CFLAGS) $(CPPFLAGS) $(TARGET_ARCH) -c $< -o $@,这也是为什么这个Makefile最后一个命令没有添加$(CPPFLAGS)的原因,因为缺省是包含这个变量的
- 函数和变量很相似:"$ (函数名,空格,一列由逗号分隔的参数)"
- SOURCES = $(wildcard *.cpp) 列出工作目录下文件名满足"*.cpp"条件的文件,以空格分隔,并将列表赋给SOURCE变量
- patsubst函数:3个参数。功能是将第三个参数中的每一项(由空格分隔)符合第一个参数描述的部分替换成第二个参数制定的值
- addprefix函数:2个参数。将源串(第2个参数,由空格分隔)中的每一项添加前缀(第1个参数)
- filter-out函数:2个参数。从第二串中过滤掉包含在第一个串中的项
- $(CC) -MM -MMD $(SOURCE) : 对每个源文件生成依赖(dependence,Make通过依赖规则来判断是否需要重新编译某个文件),"D"生成".d"文件,-MM表示去掉 depends里面的系统的头文件(使用<>包含的头文件)(若使用-M则全部包含,事实上,系统头文件被修改的可能性极小,不需要执行依赖检查)
- .PHONY,不检查后面制定各项是否存在同名文件
- ifneg...else...endif,Makefile中的条件语句
- -include $(DEPS) : 将DEPS中的文件包含进来,"-"表示忽略文件不存在的错误
- @$(RM) *.o : 开头的"@"表示在Make的时候,不显示这条命令(GNU Make缺省是显示的)
- all : 作为第一个出现的目标项目,Make会将它作为主要和缺省项目("make"就表示"make all")
- deps : 只生成依赖文件(.d文件)
- objs : 为每一个源码程序生成或更新 '.d' 文件和'.o'文件
- clean : 删除所有'.d','.o'和可执行文件
- rebuild : clean然后重建
- 内部变量$@, $< $^ : 分别表示目标名(:前面的部分,比如all),依靠列表(:后面的部分)中的第一个依靠文件,所有依靠文件
摘自:http://blog.csdn.net/yusiguyuan/article/details/17348615
鱼思故渊的专栏