计算机组成原理
小步舞曲
这个作者很懒,什么都没留下…
展开
-
实现补码加减运算的逻辑电路
运算前,X、Y寄存器分别存储被加(减)数 和 加(减)数,计算结果存回X寄存器;F为加法器,能在命令X→F和Y→F信号的控制下接收两个寄存器中的数据并完成加法运算,运算结果在F→X命令信号的控制下接收回X寄存器中。 为实现减运算,应将Y寄存器中补码数据的负数表示送到加法器F,这可以通过送Y寄存器中每位数据的反码并在F的最低位给出进位1输入信号变通完成,用/Y→F和1→F控制命令实现。转载 2011-11-05 01:50:57 · 8828 阅读 · 0 评论 -
定点补码一位除总结
定点补码一位除总结 1. 首先看[x]补与[y]补的符号,若符号相同就做减法,符号相异就做加法。 2. 看余数的符号是否和除数的符号相同 规则如表2 3. 2共做n-1次 4. 最后一位末尾恒置1 5. 余数左移要补符号位 [x]补 [y]补 符号 商符 操作 [r]补 [原创 2011-11-06 03:26:15 · 2237 阅读 · 0 评论