- 博客(1)
- 资源 (11)
- 收藏
- 关注
原创 高斯滤波之FPGA实现
1、高斯滤波器的实现方式 方法1:与高斯核直接进行卷积实现,这样使用的资源和乘法器 加法器都会很多。例如3*3窗口的滤波核进行卷积运算,一共需要进行9次乘法和8次加法。FPGA设计过程如下: 方法2:采用两个一维的高斯滤波进行两次滤波,即先对行进行一维滤波,然后再对列进行一维滤波,这样计算简单,降低了复杂度。 比较两种方法,采用第二种实现方法。 2、行列分离计算方法
2016-06-29 10:55:27 3652 1
DSP K2H_K2EVM评估板的candence的工程
DSP K2H_K2EVM评估板的candence的工程,可以导出原理图,里面有各种器件在用candence画原理图时,直接可以用里面的库,会省事很多
2015-12-25
FPGA Virtex-6 VCCINT VCCO VCCAUX旁路电容选择
FPGA Virtex-6 VCCINT VCCO VCCAUX旁路电容选择;每一个VCCO VCCINT选择几个电容,什么样的电容都给出了明确的个数和类型。
2015-12-25
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人