uclinux-2008R1.5-RC3(bf561)到VDSP5的移植(8):CONFIG_CLKIN_HZ

 

快乐虾

http://blog.csdn.net/lights_joy/

lights@hb165.com

 

本文适用于

ADI bf561 DSP

优视BF561EVB开发板

uclinux-2008r1.5-rc3

Visual DSP++ 5.0(update 5)

 

欢迎转载,但请保留作者信息

 

编译head.s时有几个警告(错误):

[Warning pp0038] "../linux-2.6.x/include/asm/mach/mem_init.h":32 macro 'CONFIG_CLKIN_HZ' not currently defined - 0 assumed

 

[Warning pp0038] "../linux-2.6.x/include/asm/mach/mem_init.h":32 macro 'CONFIG_VCO_MULT' not currently defined - 0 assumed

 

[Warning pp0038] "../linux-2.6.x/include/asm/mach/mem_init.h":32 macro 'CONFIG_SCLK_DIV' not currently defined - 0 assumed

 

[Error pp0059] "../linux-2.6.x/include/asm/mach/mem_init.h":32 Division by zero

其错误均指向mem_init.h32行:

#if (CONFIG_SCLK_HZ > 119402985)

CONFIG_SCLK_HZ的定义在linux-2.6.x/include/asm/mach-common/clocks.h中:

#ifdef CONFIG_CCLK_DIV_1

# define CONFIG_CCLK_ACT_DIV   CCLK_DIV1

# define CONFIG_CCLK_DIV 1

#endif

 

#ifdef CONFIG_CCLK_DIV_2

# define CONFIG_CCLK_ACT_DIV   CCLK_DIV2

# define CONFIG_CCLK_DIV 2

#endif

 

#ifdef CONFIG_CCLK_DIV_4

# define CONFIG_CCLK_ACT_DIV   CCLK_DIV4

# define CONFIG_CCLK_DIV 4

#endif

 

#ifdef CONFIG_CCLK_DIV_8

# define CONFIG_CCLK_ACT_DIV   CCLK_DIV8

# define CONFIG_CCLK_DIV 8

#endif

 

#ifndef CONFIG_PLL_BYPASS

# ifndef CONFIG_CLKIN_HALF

#  define CONFIG_VCO_HZ   (CONFIG_CLKIN_HZ * CONFIG_VCO_MULT)

# else

#  define CONFIG_VCO_HZ   ((CONFIG_CLKIN_HZ * CONFIG_VCO_MULT)/2)

# endif

 

# define CONFIG_CCLK_HZ  (CONFIG_VCO_HZ/CONFIG_CCLK_DIV)

# define CONFIG_SCLK_HZ  (CONFIG_VCO_HZ/CONFIG_SCLK_DIV)

 

#else

# define CONFIG_VCO_HZ   (CONFIG_CLKIN_HZ)

# define CONFIG_CCLK_HZ  (CONFIG_CLKIN_HZ)

# define CONFIG_SCLK_HZ  (CONFIG_CLKIN_HZ)

# define CONFIG_VCO_MULT 0

#endif

 

在这里需要用到的几个宏定义均可在uclinux的配置菜单中指定,因此我们直接将这几个值定义到config.h中:

 

// 时钟配置

#define CONFIG_CLKIN_HZ                        33000000      // 晶振频率

#define CONFIG_VCO_MULT                        18                 // 内核倍频

#define CONFIG_CCLK_DIV_1                      1                  // 内核分频

#define CONFIG_SCLK_DIV                        6                  // 系统分频

 

参考资料

uclinux-2008R1.5-RC3(bf561)VDSP5的移植(1):前言( 2009-1-12 )

uclinux-2008R1.5-RC3(bf561)VDSP5移植(2):代码注释( 2009-1-12 )

uclinux-2008R1.5-RC3(bf561)VDSP5的移植(3)vdsp项目创建( 2009-1-12 )

uclinux-2008R1.5-RC3(bf561)VDSP5的移植(4):目录差异( 2009-1-12 )

uclinux-2008R1.5-RC3(bf561)VDSP5的移植(5)'bf561.h'的问题( 2009-1-12 )

uclinux-2008R1.5-RC3(bf561)VDSP5的移植(6)CONFIG_BFIN_KERNEL_CLOCK( 2009-1-12 )

uclinux-2008R1.5-RC3(bf561)VDSP5的移植(7)CONFIG_MEM_MT48LC16M16A2TG_75( 2009-1-12 )

 

 

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

嵌云阁主

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值