Aptina HiSPi与并行传感器的桥接

转载 2012年03月29日 09:10:45

为了支持更高带宽的传感器,Aptina Imaging推出了一款高速串行接口,称为HiSPi。 HiSPi接口可在1到4个通道工作,传输串行数据,外加一条时钟线。每个信号都是差分的,运行速度高达700 Mbps。为了使用传统的并行总线与ISP连接,莱迪思创建了HiSPi与并行格式接口的桥接。LatticeXP2™-5或LatticeMachXO2-1200非易失性FPGA为HiSPi与并行传感器桥接提供了一个高效且有成本效益的解决方案。

Sensor Bridge - HiSPi-to-Parallel Sensor Interface Bridging

主要特性

  • 完整的参考设计
  • 支持HiSPi格式Packetized-SP、Streaming-SP、Streaming-S或ActiveStart-SP8
    • 1到4个通道,每个通道运行速度高达700 Mbps
  • 支持HDR或线性模式
  • 设计用于仿真并行传感器输出
    • 输出总线宽度为10、12、14或16位
  • 桥接器件有节省空间的8x8 mm 132csBGA封装。还有TQFP封装。
  • 无需外部PROM
  • 经TI TMS320DM8127、TMS320DM36X和TMS320DM385 ISP测试
  • 经Aptina MT9M034、MT9M024、AR331、AR330 & MT9J003传感器测试
  • 并行接口可配置用于1.8V、2.5V或3.3V LVCMOS
  • Lattice XO2-1200和XP2-5有商业和工业温度级
  • Lattice XP2-5有符合AEC-Q100的汽车温度级

 Sensor Bridge - HiSPi-to-Parallel Sensor Interface Bridging Block Diagram

HiSPi与并行传感器接口桥接框图

下载

  Aptina HiSPi传感器与并行传感器的桥接
产品手册 PDF file
RD1120用户指南 PDF file
XO2参考设计  ZIP - MT9M024/34 - Packetized-SP,12位、2通道、线性
XP2参考设计 ZIP - MT9M024/34 - Streaming-SP,12位、2通道
ZIP - MT9J003 - Packetized-SP,12位、4通道
定制HiSPi配置 填写Aptina HiSPi配置器工具。您的定制HiSPi桥接设计将会通过邮件发送给您。

 

相关文章推荐

【学习小记】UML——组件图

组件图(Component Diagram) 组件(gou

UML图详解(五)——组件图

组件图是用来反映代码的物理结构。

Aptina推出三款新的图像传感器以及Janus参考设计

Business Wire:Aptina公司新推出MT9M031和MT9M021图像传感器,上面集成了更小,更高性能的全局曝光技术到一个1/3英寸光学尺寸的支持高清分辨率的感光芯片上。 3.75um的...
  • jiazhen
  • jiazhen
  • 2012年04月06日 20:01
  • 1977

c#桥接mysql数据库

  • 2017年11月17日 15:03
  • 10.62MB
  • 下载

ios桥接demo与解释图.zip

  • 2017年11月04日 11:54
  • 311KB
  • 下载

VMware设置桥接上网

环境:主机Win7、VMware Workstation 6.5.3、虚拟机Ubuntu10.04。 一、桥接的基本原理   配置成桥接网络连接模式的虚拟机就当作主机所在以太网的一部分,虚拟系统和宿主...

路由器无线桥接方法.

  • 2013年10月24日 09:39
  • 286KB
  • 下载

无线路由器的WDS桥接功能

  • 2013年09月21日 13:23
  • 1.89MB
  • 下载

Swift 与OC之桥接文件

简介在使用Swift编程时,往往我们会用到OC的文件,需要使用其内的方法来满足我们的需求,所以我们就要使用swift与oc的桥接文件,来引入oc中的头文件,至此来调用oc中的方法,满足我们在Swift...

无线桥接组网

  • 2013年08月04日 11:20
  • 277KB
  • 下载
内容举报
返回顶部
收藏助手
不良信息举报
您举报文章:Aptina HiSPi与并行传感器的桥接
举报原因:
原因补充:

(最多只允许输入30个字)