Makefile = := ?= += 区别

转载 2013年12月05日 10:00:50

在Makefile中我们经常看到 = := ?= +=这几个赋值运算符,那么他们有什么区别呢?我们来做个简单的实验

新建一个Makefile,内容为:
ifdef DEFINE_VRE
    VRE = “Hello World!”
else
endif

ifeq ($(OPT),define)
    VRE ?= “Hello World! First!”
endif

ifeq ($(OPT),add)
    VRE += “Kelly!”
endif

ifeq ($(OPT),recover)
    VRE := “Hello World! Again!”
endif

all:
    @echo $(VRE)

敲入以下make命令:
make DEFINE_VRE=true OPT=define 输出:Hello World!
make DEFINE_VRE=true OPT=add 输出:Hello World! Kelly!
make DEFINE_VRE=true OPT=recover  输出:Hello World! Again!
make DEFINE_VRE= OPT=define 输出:Hello World! First!
make DEFINE_VRE= OPT=add 输出:Kelly!
make DEFINE_VRE= OPT=recover 输出:Hello World! Again!

从上面的结果中我们可以清楚的看到他们的区别了
= 是最基本的赋值
:= 是覆盖之前的值
?= 是如果没有被赋值过就赋予等号后面的值
+= 是添加等号后面的值

之前一直纠结makefile中“=”和“:=”的区别到底有什么区别,因为给变量赋值时,两个符号都在使用。网上搜了一下,有人给出了解答,但是本人愚钝,看不懂什么意思。几寻无果之下,也就放下了。今天看一篇博客,无意中发现作者对于这个问题做了很好的解答。解决问题之余不免感叹,有时候给个例子不就清楚了吗?为什么非要说得那么学术呢。^_^

      1、“=”

      make会将整个makefile展开后,再决定变量的值。也就是说,变量的值将会是整个makefile中最后被指定的值。看例子:

            x = foo
            y = $(x) bar
            x = xyz

      在上例中,y的值将会是 xyz bar ,而不是 foo bar 。

      2、“:=”

      “:=”表示变量的值决定于它在makefile中的位置,而不是整个makefile展开后的最终值。

            x := foo
            y := $(x) bar
            x := xyz

      在上例中,y的值将会是 foo bar ,而不是 xyz bar 了。


转自:http://www.cnblogs.com/wanqieddy/archive/2011/09/21/2184257.html

android中。makefile和.mk文件简单介绍

1.LOCAL_PATH := $(call my-dir) 每个Android.mk文件必须以LOCAL_PATH开头,在整个开发中,它通常别用做定位资源文件,例如,功能宏“my-dir提供给编译...
  • alifrank
  • alifrank
  • 2015年09月17日 10:15
  • 1520

CMake和Make之间的区别

本文翻译的是一篇英文文档,主要讲述的是CMake和Make之间的区别。下文中首先列出文章的中文翻译,然后紧接着的是英文原文。 下面是中文翻译部分:  编程人员已经使用CMake和Make很长一段时间...
  • android_ruben
  • android_ruben
  • 2016年06月17日 11:08
  • 11074

Makefile 中:= ?= += =的区别 和条件执行

一:在Makefile中经常看到obj-m    := scull.o和KERNELDIR ?= /lib/modules/等不同的赋值方式,现在总结他们的区别: = 是最基本的赋值 := 是覆盖...
  • u012851076
  • u012851076
  • 2014年10月16日 16:12
  • 1683

shell与Makefile区别及总结

Makefile与shell脚本区别 http://blog.csdn.net/absurd/article/details/636418 1.通配符不一样 shell:* Makefile:%...
  • zengzhihao
  • zengzhihao
  • 2018年01月11日 16:04
  • 12

Makefile中的%标记和系统通配符*的区别

原文地址 http://www.cnblogs.com/warren-wong/p/3979270.html Makefile中的%标记和系统通配符*的区别在于,*是应用在系统...
  • m0_37511026
  • m0_37511026
  • 2017年11月03日 08:49
  • 104

Makefile定义变量 = 和 := 的区别

Makefile中变量的定义有两种方式。 第一种: = 例如name=chen info=$(name) 第二种: := 例如name=chen info:=$(name) 这两种定义变...
  • QQ575787460
  • QQ575787460
  • 2013年04月12日 14:11
  • 1002

Makefile中的 = ?= := +=直接的区别

Makefile中在定义变量的时候,我们可以使用其它变量来构造变量的值,在Makefile中有两种方式来定义变量的值是=方式和:=方式。   在说明两者直接的不同时,先来说明下使用的变量。在Makef...
  • tao546377318
  • tao546377318
  • 2016年12月07日 14:43
  • 153

Makefile中指示符“include”、“-include”和“sinclude”的区别

指示符“include”、“-include”和“sinclude”   如果指示符“include”指定的文件不是以斜线开始(绝对路径,如/usr/src/Makefile...),而且当前目录下也...
  • junmuzi
  • junmuzi
  • 2013年02月22日 17:36
  • 375

Makefile中指示符“include”、“-include”和“sinclude”的区别

如果指示符“include”指定的文件不是以斜线开始(绝对路径,如/usr/src/Makefile...),而且当前目录下也不存在此文件;make将根据文件名试图在以下几个目录下查找:首先,查找使用...
  • yxtouch
  • yxtouch
  • 2014年02月17日 15:08
  • 421

编译和链接的区别、makefile怎么写

在多道程序环境中,要想将一个用户源代码变成一个可以在内存中执行的程序,通常分为三个步骤:编译、链接、载入。        (1)编译:由编译程序将用户的源代码编译成若干个目标模块。    ...
  • Ddreaming
  • Ddreaming
  • 2016年09月28日 22:34
  • 308
内容举报
返回顶部
收藏助手
不良信息举报
您举报文章:Makefile = := ?= += 区别
举报原因:
原因补充:

(最多只允许输入30个字)