Saber Sketch 层次化原理图设计方法

本文介绍了使用Saber Sketch进行层次化原理图设计的方法,包括将运放电路作为子模块,创建Hierarchical Symbol,封装成Model,并在新的原理图中调用。通过详细步骤指导,帮助电源电路仿真的初学者掌握这一高效的设计流程。
摘要由CSDN通过智能技术生成

这段时间要做开关电源电路,需要对电路进行仿真,自己先去网上看帖子,辗转换了PSPice、Altium Designer、Multsim仿真软件,最后还是觉得Saber更好用。

可惜关于Saber的资料少之又少,真正有价值的寥寥无几,自己作为一个新手,也在摸索之中。加油,一起!

 

Saber 层次原理图设计(Hierarchical Symbol)

以一个运放电路说明这个流程,假设完整的图如下所示:

现要将运放电路做成一个子模块,如下:

a处的VCC由其他模块提供,b输出给其他模块。因此要将上图做成一个Model,步骤如下:

 

1、在Saber Sketch中画出该子模块原理图࿰

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值