自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 资源 (3)
  • 收藏
  • 关注

原创 亚稳态的危害及预防

上一篇文章大致价绍了亚稳态的形成原因,这一篇文章就介绍亚稳态的危害以及怎么样避免亚稳态。 首先要介绍二个概念:恢复时间以及移除时间(个人感觉有点类似Setup和Hold) 恢复时间(Recovery):在时钟沿到来之间异步信号必须保持稳定的时间; 移除时间(Removal):在时钟沿到来之后异步信号必须保持稳定的时间。 为什么介绍这二个概念?下面的分析就用到了。 我们知道亚稳态的主要来

2017-03-13 15:22:40 5944

原创 亚稳态的形成原因

想来想去还是从亚稳态开始吧,毕竟FPGA开发中不断与触发器打交道。 了解亚稳态首先要知道几个概念:1、同步逻辑、异步逻辑。2、二个词建立时间(Setup)以及保持时间(Hold)。其实时序分析的精华就是要分析每个触发器是否能够满足建立时间以及保持时间的要求。 首先解释:同步逻辑、异步逻辑: 简单的理解:在一个模块中用到的时钟与时钟之间有固定的相位关系 或者说时钟特征是可预测的被称为同步逻辑;在

2017-03-10 17:09:04 12334

ALtera 10G以太网方案

Altera 提供的10G以太网解决方案

2015-09-10

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除