计算机系统组成(软设备考版)

  1. 五大部件:控制器 运算器 存储器 输入设备 输出设备

  2. 主存储器:存储元1bit,MAR地址,MDR数据,一个字节=8bit,
  3. CPU运算器:ACC累加,MQ乘商寄存器,X存放操作数,ALU算术逻辑单元,DR数据缓存寄存器,PSW状态条件寄存器

  4. CPU控制器:CU控制单元,IR指令,PC程序计数器,AR地址寄存器,ID指令译码

  5. 计算体系结构:Flynn分类法:SISD单指令单数据流, SIMD单指令多数据流, MISD多指令单数据流, MIMD多指令多数据流

  6. 指令系统:指令格式:操作字段和地址码字段,七种寻址方式:立即寻址、寄存器寻址、直接寻址、寄存器间接寻址、寄存器相对寻址、基址加变址寻址、相对基址加变址寻址;指令的流水处理(指令的控制方式:顺序方式、重叠方式和) 流水线周期 = 执行时间最长的一段 流水线计算:1条指令指令时间 + (指令数-1)*流水线周期 吞吐率=指令条数/流水线执行时间 加速比= 不使用流水线执行时间/使用流水线执行时间

  7. 输入输出技术:CPU与外设之间的数据传送方式:直接程序控制,中断,直接存储器存取(不需要CPU的任何干涉),输入输出处理机

  8. Cache——主存:解决与CPU速度不匹配

  9. Cache与主存地址映射:由硬件自动完成。

  10. 存储系统分类:内存(速度快、容量小)和外存(速度慢,容量大)

  11. 读写存储器(RAM),只读存储器(ROM)

  12. 固定只读存储器ROM:存储系统程序RIOS和微程序控制

  13. 可编程的只读存储器PROM:用户一次性写入,写入后不能修改。

  14. 可擦除可编程的只读存储器EPROM:紫外线擦除信息

  15. 电擦除可编程的只读存储器EEPROM:电擦除的方法进行改写。

  16. 闪速存储器Flash Memory:速度远远快于EPROM

  17. 高速缓存Cache:CPU速度很快,内存速度很慢:

  18. Cache三种地址映像:直接映像(地址变换简单,灵活性差),全相联映像(变换比较复杂,速度比较慢),组相联映像(组间采用直接映像方式,组内采取全相联映像方式)

  19. Cache性能分析:H=Cache的命中率,tc=Cache的存取时间,tm=主存的访问时间,Cache的等效访问时间ta=Htc + (1 - H)tm

  20. 使用Cache比不使用Cache的CPU访问存储的速度提高的倍数r = tm/ta

  21. 主存的扩展:1K=2^10 参考求地址单元的例题

  22. 虚拟存储器:具有外存的大小,主存的运行速度

  23. 磁盘存储器: 存取时间 = 寻道时间 + 等待时间(平均定位时间 + 转到延迟) 寻道时间是磁头移动到磁道所需的时间

  24. 总线系统:片内总线(CPU内部寄存器与寄存器之间、寄存器与ALU之间的公共连接线),系统总线(数据总线、地址总线、控制总线),通信总线(外部总线)

  25. 磁盘阵列技术(RAID):RAID 0:条带化存储、容错性最差、硬盘数量要求最少为2、利用率为N; RAID 1:镜像存储、容错性最高、硬盘数量要求N(偶数)、利用率N/2; RAID 5:分布式奇偶校验、允许一个硬盘故障、硬盘数量要求N>=3,利用率(N-1)/ N;RAID 6:双重奇偶校验、允许两个硬盘故障、N >=4,利用率(N-2)/ N,RAID 10:镜像加条带、允许不同组中的硬盘各故障一个、N >= 4(偶)、利用率N/2; RAID 50:分布式奇偶校验加条带、允许不同组中的硬盘各故障一个,N>=6,利用率(N-1)/N,RAID 60: 双重奇偶校验加条带,允许不同组中的硬盘各故障两个,N>=8,利用率为(N-2)/N

  26. 计算机可靠性:串联部件的可靠度 = 各部件的可靠度的乘积 并联部件的可靠度 = 1 - 部件丢失效率的乘积

  • 5
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值