自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(5)
  • 收藏
  • 关注

原创 数字电路与逻辑设计(实验六)——时序逻辑电路1(8位流水灯设计)

本实验设计了一个8位流水灯系统,采用VHDL语言实现。主要内容包括:1)设计分频模块将50MHz系统时钟分频产生1Hz、2Hz、4Hz、8Hz低频信号;2)实现8位流水灯电路,保持7亮1暗状态并以1Hz频率循环流动;3)通过JK/D触发器和74138实现控制逻辑。实验完成了VHDL程序设计、仿真验证及硬件实现,成功在实验板上观察到预期的流水灯效果。系统采用模块化设计方法,通过分频模块提供精确时序控制,实现了设计要求的功能。

2025-12-08 22:58:02 418

原创 数字电路与逻辑分析(实验七)——时序逻辑电路2(右移模5扭环形计数器 & 19-23的同步加计数器)

摘要:本实验包含两部分内容:1) 使用74194双向移位寄存器设计右移模5扭环计数器,完成电路设计和仿真;2) 利用两片74160设计19-23同步加计数器,并实现数码管显示。实验还包括VHDL编程实现50MHz到1Hz-8Hz的分频电路设计,通过示波器观测波形。实验过程涉及原理图设计、VHDL编程、功能仿真及硬件实现,重点考察了数字电路设计和FPGA应用能力。

2025-12-08 22:42:22 366

原创 数字电路与逻辑设计(实验八)——时序逻辑电路3(设计一个8位的序列脉冲信号发生器)

摘要:本实验设计一个8位序列脉冲信号发生器,输出"11011001"信号。采用计数器74161和数据选择器74151实现,包含原理图设计、功能仿真和封装。实验还涉及VHDL分频器设计(生成1MHz时钟信号)及整体电路仿真验证。最终在实验板上实现指定序列输出,并用示波器记录波形。

2025-12-05 19:17:16 346

原创 数字电路与逻辑设计(实验九)——数字系统综合设计(交通灯控制电路)

摘要:本文设计了一个基于74系列芯片的交通灯控制电路系统。系统采用模12扭环形计数器作为主控制器,配合24进制加计数器实现红(24s)、黄(4s)、绿(20s)三色灯的时序控制,并使用4分频电路处理时钟信号。设计过程包括:1)用74194设计右移模12扭环计数器;2)用74160实现1-24加计数器;3)VHDL编写4分频电路。在Quartus II中完成各模块设计、仿真后,整合为完整交通灯控制系统,最终下载至实验板验证,通过数码管显示倒计时,LED灯模拟交通信号灯状态。

2025-12-05 17:10:55 1076

原创 数字电路与逻辑设计(实验一)——完成两输入异或门的VHDL设计及仿真

摘要:本文介绍了两输入异或门的VHDL设计及仿真实验步骤。首先需创建指定命名的工程文件夹和VHDL文件,输入两种实现形式的异或门代码(直接逻辑运算或case语句方式)。关键步骤包括:正确保存与实体名同名的VHDL文件,完成编译调试后,新建仿真波形文件进行功能验证,要求输入信号必须覆盖所有可能的取值组合(00,01,10,11)。实验最终需获得正确的仿真波形图,验证异或功能(当输入相同时输出0,不同时输出1)。

2025-11-13 16:21:49 433

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除