1.3 嵌入式系统的硬件基础

 

目录

1、逻辑电路

1.1、组合逻辑电路

1.2、时序逻辑电路

2、总线电路

2.1、总线

2.2、总线的性能:


1、逻辑电路

1.1、组合逻辑电路

组合逻辑电路不含存储功能,它的输出值仅取决于当前的输入值,组合逻辑电路一般由门电路组成。

1.2、时序逻辑电路

时序逻辑电路含存储功能,它的输出值不仅取决于当前状态的输入值,还取决于存储单元中的值。触发器是构成时序逻辑电路的基础。

  • 触发器按时钟控制分类
  1. 电位触发
  2. 边沿触发
  3. 主-从触发
  • 触发器按功能分类
  1. R-S型触发器
  2. J-K型触发器
  3. D型触发器

2、总线电路

2.1、总线

总线实际上就是一组通信线路,在同一时刻,每条通信线路上能够传输一位用二进制表示的0或者1的信号。按总线所传送的信息类型可分为地址总线数据总线以及控制总线

2.2、总线的性能:

  • 总线带宽:表示单位时间内,总线所能传输的最大数据量,一般用MByte/s表示。
  • 总线宽度:通常把一条总线所包括的通信线路的额数目的多少称为总线宽度。
  • 总线时钟频率:总线的时钟频率越高,总线上的数据操作越快。
总线带宽 = 总线频率 * 总线宽度  / 8 (MByte/s)

 

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值