- 博客(2)
- 收藏
- 关注
原创 告别链路损耗:一体化PXIe机箱如何通过PCIe Gen3 x16直连架构重塑高带宽测试性能
实测性能:使用基于DMA的NTTTCP或自定义FPGA裸读写测试,在搭载Intel Xeon E-2276ME嵌入式控制器的情况下,实测持续DMA读写带宽稳定超过 12 GB/s(约96 Gbps),这已远超绝大多数PXIe模块的聚合带宽需求。· 损耗控制:通过严格的阻抗控制(差分100Ω ±5%)、使用超低损耗PCB板材(如Panasonic Megtron 6或Isola FR408HR),以及在4.0 GHz下插入损耗优于 -2 dB 的优化布线,确保了信号的极低衰减。
2025-08-30 23:09:05
405
原创 【无标题】FPGA中实现抗混叠滤波器
多速率处理:如果最终需要降采样,可以考虑使用级联积分梳状滤波器 作为抗混叠滤波的第一级,它资源消耗极少,然后再用FIR滤波器进行整形,这是一种非常高效的结构。- 系数对称性:对于线性相位FIR滤波器,系数是对称的。- 抗混叠滤波器:正是一个低通滤波器,其作用是在ADC采样之前,将信号中高于 f_s/2 的频率成分滤除,只保留有用的低频信号,从而防止混叠的发生。- 混叠:如果信号中包含高于奈奎斯特频率(即采样频率的一半,f_s/2)的成分,这些高频成分会被“折叠”到低频范围内,造成无法消除的失真。
2025-08-30 04:18:58
815
WPF-TreeViewLineStyle-树连接线样式
2023-06-28
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人