- 博客(32)
- 收藏
- 关注
原创 FPGA UART串口通信
但是,如果奇偶校验位为 0,而总和为奇数,或者奇偶校验位为 1,而总和为偶数,则 UART 认为数据帧中的位已改变。而当作为 PL 串口的时候,需要通过跳帽(或者杜邦线)将图中 P5 的 3 号脚和 5 号脚连接在一起,将4 号脚和 6 号脚连接在一起。USB TypeC 是一个 Type C 座,提供 CH340C 和电脑通信的接口,同时可以给开发板供电, VUSB 就是来自电脑 USB 的电源, USB TypeC 是本开发板的可选供电口(由于该接口供电电流较小,推荐使用电源适配器进行供电)。
2023-08-12 20:15:43 120
原创 工作中的总结
1.三极管和mos管的区别:三极管:电流驱动,S端与G端要加较小的电阻,或不加电阻,便宜,导通压降大于0.3V,开关速度更快mos管:电压驱动,S端与G端要加较大的电阻,防止静电驱动,较贵,导通压降很小接近0V,开关速度不如三极管2.虚短与虚断:虚短:指在理想情况下,两个输入端的电位相等,就好像两个输入端短接在一起,但事实上并没有短接,称为“虚短”。虚短的必要条件是运放引入深度负反馈。
2023-07-05 20:11:21 298
原创 FPGA 正点原子视频 个人学习笔记
General-Purpose Ports:通用端口,用于中低速通讯,有两个,上面的ps做主机,下面的ps做从机 共4个接口 是32位的 简称GP接口。国产FPGA厂商:紫光同创,安路科技,高云半导体,复旦微电子,智多晶,遨格芯,华微科技,京威齐力。AXI4-Lite:用于低速传输,不支持突发传输,需要提供传输地址和数据,占用资源比AXI4少。AXI4或AXI4-Full:用于中高速传输,支持突发传输,需要提供传输地址和数据。润石,圣邦微,兆易创新,信路达,新源汇博,扬兴,芯力特,中科银河芯等。
2023-06-13 22:32:43 260
原创 FPGA:开发流程
3.综合工具(利用EDA软件如qt vivado ISE 对所写的逻辑描述内容进行分析,并得到逻辑门级别的电路内容)2.设计输入(编写逻辑(使用Verilog代码描述逻辑),画逻辑图,使用IP核)4..功能仿真(使用专门的仿真工具进行仿真,验证设计的逻辑功能能被实现)目的:写一套硬件语言,能够在指定的硬件平台上实现相应功能。8. 调试(ILA / Signaltap II )5.布局布线(在指定器件上将设计的逻辑电路实现)让设计的逻辑在目标板上工作(功能正常、性能稳定)1-时序仿真(非常耗时)
2023-04-13 23:08:02 29
原创 51单片机:第一天
左侧上下,右侧外里。9脚复位,P0上拉。P3复用,收发断断时时写读。40正极,20接地,P0到3,镜像Z形。右边:滤波电路,过滤电源发出不稳定的电压。31引脚,电平决定,接高访内,接低访外。
2023-03-18 01:50:56 94
原创 第三天:C语言学习 #Define定义常量和宏、指针、结构体简单了解
我把a空间 的地址 放到 p里,这个p就是指针变量 可以说放地址的变量都是指针变量,对指针进行定义 要用 定义* 如整型指针变量int* p=&a;定义 32位操作系统 4G内存 有2^32个空间 一个空间1字节,因为int 是整型占据4字节即4个空间,我把4个空间 定义为 a 空间,这个a空间 里存放10这个数字。我把p指针变量里面放的东西定义成20,里面放的是a空间的地址,a空间库放的是10这个数字,所以,我把10变成了20 输出20 *是解引用操作符相当于解开地址里的东西再定义。
2023-03-13 23:57:48 129
原创 第二天:C语言分支、while循环、函数、数组、操作符
得出a=9 b=10。得出a=11 b=10。*= eg:a =a*10 等价于 a *=10。/= eg:a =a/10 等价于 a /=10。=10。-= eg:a =a-10 等价于 a -=10。&= eg:a =a&10 等价于 a &=10。|= eg:a =a|10 等价于 a |=10。^= eg:a =a^10 等价于 a ^=10。
2023-03-13 08:57:06 40
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人