计组考前填空题整理
1、存储字长是指存放在一个存储单元中的二进制代码个数,存储单元是指存放一个机器字的所有存储元的集合
2、计算机的存储器采用分级存储体系(多级结构)的主要目的是解决存储容量、价格和存取速度之间的矛盾。
3、判断芯片引出线的最小数目要考虑读写和片选信号
4、相联存储器是既可按地址寻址又可按内容寻址的存储器
5、交叉存储器实质是一种模块式存储器,可以并行执行多个独立的读写操作。
6、存储器容量扩充时要考虑是SRAM、DRAM以及ROM的区别,ROM没有读写选择端,并且单箭头指向数据总线,SRAM进行字扩展时不同组之间的片选信号不同,同组之间位扩展对应连接的数据总线分段,DRAM的片选信号变成了CAS 和 RAS两种分别控制行列,并且有时间延迟,其余和SRAM相同。DRAM地址线一般只有一半,通过CAS和RAS判断是行还是列。
7、虚拟存储器的主要目的是扩大存储器的寻址空间且能自动进行管理和调度
8、DMA是一种完全由硬件执行I/O交换的工作方式,DMA控制器由四个主要寄存器组成,分别是主存地址寄存器、字计数器、数据缓冲寄存器和外围设备地址寄存器。
9、对中断请求的响应时间只能发生在每条机器指令执行完毕时,而对于DMA请求的响应时间发生在每个机器周期结束时。
10、DMA传送方式(为了和CPU有效分时使用系统总线):1、CPU停止访内法。2、总线周期分时法。3、总线周期挪用法
11、微指令分为水平型格式和垂直型格式,微操作字段有直接表示法、字段直接译码法、混合表示法,后继微地址有计数器方式和断定方式
12、微指令格式包含微操作控制字段,测试判别字段,下址字段
13、端口主要有状态端口、控制端口以及数据端口三类。
接口是由一个个端口组成的
14、汇编程序员可见:PC
所有程序员可见:PC、PSW、通用寄存器
15、I/O端口的编址方式:(1)存储器统一编址方式,访问I/O和内存使用同样的指令。(2)I/O端口单独编址方式,不占用内存空间,需要单独的访问I/O的指令。
16、PC和PSW共称为中断程序的中断向量(中断服务程序入口地址)
17、总线集中式仲裁有三种基本方式:
菊花链(链式)查询、计数器定时查询、独立请求方式
18、高速存储器:相联存储器,双端口存储器,采用并行主存技术(单体多字,多体并行)
19、74181ALU是采用先行进位的4位并行加法器,74182是采用组件并行的进位部件
20、3种I/O方式:程序查询方式、程序中断方式、DMA方式
21、DMA方式和程序中断方式的不同:
( 1 )实现I/O的方法不同:中断是软件的方法,DMA是硬件的方法。
( 2 )CPU响应中断与响应DMA请求的时机不同:响应中断是在每条指令的末尾,响应DMA请求是在每个机器周期结束的时候。
( 3 )二者的优先权不同: DMA方式优先权比中断方式高。
( 4 ) CPU的利用率不同:DMA方式下CPU与设备的并行程度比程序中断方式高。
( 5 )应用不同:DMA只是对数据传送进行控制,而中断具有I/O之外的作用;且,DMA方式的实现也要借助于中断系统的功能——DMA传送结束的中断请求。
22、读写一个扇区的平均时间:平均寻道时间+平均等待时间+数据传输时间
注:对于这个题目,平均等待时间是1/2*转速,数据传输时间是一个扇区的传输时间,即扇区的数据量除以数据传输率
23、CPU响应中断时保护的两个关键硬件状态是程序断点PC和程序状态字PSW
24、双端口存储器中之所以能够告诉读写操作,是因为采用了了两套互相独立的读写电路。
25、响应中断时保存断点,处理中断时保存现场。
26、中断隐指令(中断响应的时候执行):1、保存断点 2、关中断 3、传新的PC到程序计数器
27、CPI( Clock cycle Per Instruction)表示每条计算机指令执行所需的时钟周期,有时简称为指令的平均周期数。可以用来表示CPU的性能,MIPS是每秒钟处理了多少百万条指令。MIPS = 时钟频率/CPI*10^6
28、CPU是指运算器、控制器以及cache,主机包含CPU和主存
29、RISC是精简指令集,CISC是复杂指令集
30、