- 博客(3)
- 收藏
- 关注
转载 100多条PCB设计注意事项
l针对有高度限制的区域(如外壳内腔、插槽上方),布局时严格控制元件高度(如连接器、电解电容等),使用 PCB 工具 3D 预览功能验证,确保元件高度≤限高值,避免装配后外壳无法闭合或接口干涉。文章、图片等版权归原作者享有,如有侵权,联系删除。l排查高速信号相邻层是否存在电源干扰源(如整板输入电源大电流路径),若无法避免,增加屏蔽层或调整走线间距(≥3W),降低耦合干扰。l关键信号(如时钟、复位、总线)需预留测试焊盘,直径≥0.8mm,间距≥1.5mm,便于探针接触(参考第六章 DFM 焊盘规则)。
2025-10-17 18:09:11
10
转载 PCB设计规范
c:屏蔽保护,对于一些特别重要的信号或频率特别高的信号,应考虑同轴电缆屏蔽结构设计,即将所布的线上下左右用地线隔离,而且还要考虑好如何有效的让屏蔽线与实际的地平面结合;锰铜丝等测量用的跳线的焊盘需要做成非金属化,若是金属化焊盘,那么焊接后,焊盘内的那段电阻将被短路,电阻的有效长度将变小,而且不一致,从而导致测量结果不准确;多层板的侧面局部镀铜作为焊接的引脚时,必须保证每层均有铜箔连接,以增加镀铜的附着强度,同时要有试验验证没问题,否则双面板不能采用侧面镀铜作为焊接引脚;孤立的铜皮去除或者接地。
2025-10-17 11:23:14
16
转载 搞懂各种通信?UART、I2C、TTL、RS232、CAN、USB等
SPI 的工作时序模式由CPOL(Clock Polarity,时钟极性)和CPHA(Clock Phase,时钟相位)之间的相位关系决定,CPOL 表示时钟信号的初始电平的状态,CPOL 为0 表示时钟信号初始状态为低电平,为1 表示时钟信号的初始电平是高电平。①I2C线更少,比UART、SPI更为强大,但是技术上也更加麻烦些,因为I2C需要有双向IO的支持,而且使用上拉电阻,抗干扰能力较弱,一般用于同一板卡上芯片之间的通信,较少用于远距离通信。
2025-06-22 16:10:10
240
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅