前言
在计算机组成原理的学习过程中,我们深入探索了计算机系统概述这一重要领域。计算机系统作为现代科技的核心,是整个计算机科学的基石。我们将学到的知识与理论转化为了能够解决现实问题的实用技能。为了巩固这份学习成果,我整理了一些相关的选择题,希望通过这篇博客与大家分享,并在期末考试前为大家提供一次复习机会。这些题目涵盖了计算机系统概述的关键知识点,希望能对大家的复习有所帮助。
考前复习题(必记)
-
存储器的存取周期是指 。
A、存储器的写入时间
B、存储器的读出时间
C、存储器进行连续写操作允许的最短时间间隔
D、存储器进行连续读或写操作所允许的最短间隔时间
正确答案: D 我的答案: D 得分: 5.0分
-
下列几种存储器中,CPU不能直接访问的是 。
A、Cache
B、硬盘
C、内存
D、寄存器
正确答案: B 我的答案: B 得分: 5.0分
-
一个16K×32位的存储器,其地址线和数据线的总和是 。
A、36
B、38
C、46
D、48
正确答案: C 我的答案: C 得分: 5.0分
-
计算机的存储系统是指________ 。
A、ROM
B、RAM
C、Cache、主存和外存
D、主存
正确答案: C 我的答案: C 得分: 5.0分
-
下列叙述中,正确的是 。
A、主存可由RAM和ROM组成
B、主存只能由ROM组成
C、主存只能由RAM组成
D、主存可由RAM、ROM和硬盘组成
正确答案: A 我的答案: A 得分: 5.0分
-
某存储器容量为64K×16位,则 。
A、地址线为16根,数据线为32根
B、地址线为32根,数据线为16根
C、地址线为16根,数据线为16根
D、地址线为32根,数据线为32根
正确答案: C 我的答案: B 得分: 0.0分
-
存储器分层体系结构中,存储器从速度最慢到最快的排列顺序是 。
A、辅存—Cache—主存—寄存器
B、Cache—辅存—主存—寄存器
C、主存—辅存—Cache—寄存器
D、辅存—主存—Cache—寄存器
正确答案: D 我的答案: D 得分: 5.0分
-
下列各类存储器中,不采用随机存取方式的是 。
A、EPROM
B、CD-ROM
C、DRAM
D、SRAM
正确答案: B 我的答案: B 得分: 5.0分
-
下列关于闪存的叙述中,错误的是 。
A、信息可读可写,并且读、写速度一样快
B、存储元由MOS管组成,是一种半导体存储器
C、掉电后信息不丢失,是一种非易失性存储器
D、采用随机访问方式,可替代计算机外部存储器
正确答案: A 我的答案: A 得分: 5.0分
-
某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是 。
A、19
B、22
C、30
D、36
正确答案: A 我的答案: A 得分: 5.0分
-
下列说法中,正确的是 。
A、EPROM是可改写的,因而也是随机存储器的一种
B、EPROM是可改写的,但它不能作为随机存储器
C、EPROM只能改写一次,因此它不能作为随机存储器
D、EPROM是不可改写的,因此它不能作为随机存储器
正确答案: B 我的答案: B 得分: 5.0分
-
U盘属于 类型的存储器。
A、主存
B、只读存储器
C、高速缓存
D、随机存取存储器
正确答案: B 我的答案: B 得分: 5.0分
-
下列关于RAM和ROM叙述中,正确的是 。
I. RAM是易失性存储器,ROM是非易失性存储器
II. RAM和ROM都采用随机存取方式进行信息访问
III. RAM和ROM都可做Cache
IV. RAM和ROM都需要进行刷新
正确答案: B 我的答案: B 得分: 5.0分
-
某计算机的存储器总线中由24位地址线和32位数据线,按字编址,字长为32位。如果00 0000H~3F FFFFH为RAM区,那么需要512K×8位的RAM芯片数为 。
正确答案: C 我的答案: C 得分: 5.0分
-
假定用若干2K×4位的芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是 。
正确答案: D 我的答案: D 得分: 5.0分
-
设机器字长为64位,存储容量为128MB,若按字编址,它可寻址的单元个数是________。
正确答案: B 我的答案: B 得分: 5.0分
答案解析: 按字寻址,64位=8B,128MB/8B=16M
-
某一SRAM芯片的引脚最小数目
某一SRAM芯片,其容量为1024*8位,除电源和接地端外,该芯片的引脚的最小数目为_______。
A、21
B、22
C、23
D、24
正确答案:A
容量为1024*8位,数据线为8根,地址线为10根(1024=2^10),除电源和接地线外,还需要片选线(1根),读写数据线(可以合用1根或分开用2根)。因此最小数目为10+8+1+1=20根。但题目中没有20的选项,因此采用读写数据线分开,即10+8+1+2=21根。
- 动态半导体存储器特点
下列_____是动态半导体存储器的特点。
a. 在工作中存储器内容会发生改变
b. 每隔一段时间,需要根据原存内容重新写入一遍
c. 一次完整的刷新过程需要占用两个存储周期
d. 一次完整的刷新过程只需要占用一个存储周期
正确答案:C
动态半导体存储器(DRAM)利用电容存储电荷的特性记录信息,由于电容会放电,电荷会流失,因此需要每隔一段时间,根据原存内容重新写入一遍,写入的内容不会发生改变。动态半导体存储器的刷新不经过CPU,利用RAM内部自带的刷新放大器,将内容存入刷新放大器,需要一个存取周期,然后取出来的时候就不需要了,因为刷新放大器本身就在RAM上,并不需要访问其他部件,因此只需要一个存取周期。
- 内存区域所用存储器芯片容量
若内存地址区间为4000H~43FFH,每个存储单元可存储16位二进制数,该内存区域用4片存储器芯片构成,构成该内存所用的存储器芯片的容量是_______。
A、512* 16 bit
B、256* 8 bit
C、256* 16 bit
D、1024* 8 bit
正确答案:C
内存地址区间为4000H~43FFH,存储单元个数为210,并且每个存储单元可存储16位二进制数,因此该存储空间为210 * 16bit。选项C,256* 16 bit=2^8 * 16bit,需要4片存储器进行字扩展。
- 使用SRAM芯片设计的内存需要的芯片数量
某存储器容量为64KB,按字节编址,地址4000H~5FFFH为ROM区,其余为RAM区。若采用8K*4位的SRAM芯片进行设计,则需要该芯片的数量是_______。
A、7
B、8
C、14
D、16
正确答案:C
地址4000H~5FFFH为ROM区,因此ROM区大小为213B,即8KB,因此RAM区的大小为64-8=56KB。56KB/8K=7组,每组2片(1B=8bit=24bit)SRAM构成。故7*2=14片。
结尾
在这篇博客中,我们回顾了计算机系统概述这一重要章节的核心知识点。通过复习这些选择题,希望能够帮助大家更好地理解和掌握计算机系统的基本概念与原理。在期末考试中,希望大家能够以更加自信和从容的姿态迎接挑战,将所学知识运用得心应手。最后,祝愿大家在考试中取得优异的成绩,同时也感谢大家对计算机组成原理学习的认真付出与努力!
🌌点击下方个人名片,交流会更方便哦~(欢迎到博主主页加入我们的 CodeCrafters联盟一起交流学习)↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓