目录
6、读写控制——ALE(Address Latch Enable)地址锁存允许:
三、8088/8086CPU 引脚
- 8088为准16位CPU(数据线为8位);8086为真正的16位微处理器(数据线为16位)
1、小知识点:
分时复用:一个引脚在不同的时刻具有两个甚至多个作用;公交车上下车
总线复用的目的是为了减少对外引脚个数
三态:高电平、低电平、高阻态
2、40个引脚(总线)信号
- 地址和数据复用,地址和状态复用
- 读写控制
- 中断请求和响应
- 总线请求和响应
- 其他
-
8088和8086的区别
3、地址、数据复用
- AD0~AD7:8位地址、数据分时复用,双向、三态
- 存储器读总线周期:
- 处于中间:悬浮态 = 高阻态
4、地址、状态复用
- A19/S6~A16/S3
- 地址、状态分时复用引脚,输出、三态
- 访问存储器的T1输出高四位地址A19~A16,证明:CPU访问内存时:20位AB;
- 访问外设的T1全部输出低于低电平无效,证明:CPU访问外设接口时16位AB
5、地址线、数据线小总结:
6、读写控制——ALE(Address Latch Enable)地址锁存允许:
- 输出、三态、高电平有效
- 在由高电平变为低电平时,将20位地址缩入“地址锁存器”;
- 只在T1时工作
7、IO/M* 外设/存储器访问
- 输出,三态
- IO读总线周期:高电平有效
- 内存读总线周期:低电平有效
8、WR* 写控制
- 输出,三态,低电平有效
- 低电平时,CPU正在写出数据传送给主存或I/O端口