Xilin宣布推出65nm Virtex-5系列FPGA

Xilin宣布推出65nm Virtex-5系列FPGA

 

2006年5月16日,Xilinx宣布将推出新一代FPGA:Virtex-5 ,该系列采用65nm制造工艺,最高容量可达30万个逻辑单元。 Virtex-5系列包括四个子系列产品: LX,LXT,SXT,FXT ,分别应用于普通逻辑设计,高速接口,信号处理,嵌入式处理器。 Virtex-5 LX系列中的部分型号开始开始提供样品,具体推出时间如下:

  • Virtex-5 LX ,高性能逻辑,可以提供工程样品
  • Virtex-5 LXT ,具有串行连接性的高性能逻辑 —— 2006 年下半年
  • Virtex-5 SXT ,具有串行连接性的高性能 DSP —— 2006 年下半年
  • Virtex-5 FXT ,具有串行连接性的嵌入式处理 —— 2007 年上半年

与前一代 90-nm FPGA 相比,速度平均提高30% ,容量增加65%—— 同时动态功耗降低 35% ,静态功耗保持相同的低水平,使用面积减小45%

技术特点如下

  • 业界首个具有六个独立输入的查找表 (LUT) 和新型对角互连结构,减少了逻辑层次,改进了构造块之间的信号互连,使逻辑性能比上一代 Virtex-4 平均提高 30% 。此外, 65-nm 结构通过在少 45% 的管芯面积上实现功能提高了逻辑利用率,并降低了动态功耗。其它增强功能及新的优化至 550 MHz 的硬化 IP 块包括:具有 ECC 选项的 36 K 位大型双端口 BRAM/FIFO 块,用于实现更高的片上存储器带宽;除 DCM/PMCD 之外,带有 PLL 的时钟管理模块 (Clock Management Tile, CMT) ,用于实现最高质量的时钟;以及一个具有增强乘法器的DSP48E块,用于实现高精度、高性能信号处理。
  •  
  • 第二代 I/O 技术简化接口设计 —— 第二代稀疏锯齿形 (Sparse Chevron) 封装技术可以让设计者使用多达 1,200 个用户 I/O ,支持 1.25 Gbps 双数据速率和 800 Mbps 单端信号传输,具有最高的信号完整性,最低的系统噪声,同时可以简化印刷电路板 (PCB) 布局。第二代 ChipSync? 技术应用于每个 I/O ,该技术同样得到了增强,以改进源同步接口中时钟 / 数据的动态现场校对能力。这些 I/O 技术结合在一起,确保了 DDR2 和 QDR II 等高带宽接口的可靠操作。
  •  
  • 65-nm 三极栅氧化层技术、硬化 IP 块降低功耗 ——65 nm 工艺下 1.0 V 内核和减小的内部电容,使 Virtex-5 器件比上一代器件降低 35% 的动态功耗。通过独特的三极栅氧化层技术平衡性能与功耗, Virtex-5 FPGA 打破了更小工艺几何尺寸产生更大泄漏电流的行业发展趋势,保持了与其上一代 90 nm 工艺同样低的静态功耗水平。硬 IP 块中的 ExpressFabric 与省电模式进一步降低了功耗。这些能力将帮助设计者满足其功耗预算,防止热失控和降低对散热器和风扇的需要。
  •  
  • 提高的集成度实现更低系统成本 —— 与上一代 FPGA 相比, Virtex-5 系列提供多 65% 的逻辑单元( 330,000 个 LC )和多 25% 的用户 I/O ( 1,200 个 I/O )。通过提供包括宽范围器件的四种领域优化平台,客户将只需支付需要功能的费用。配备新的串行外围接口 (SPI) 和字节宽度外围接口 (BPI) 配置模式,以支持低成本商用闪存,进一步降低了系统成本。

 

更多信息,请浏览:

http://www.xilinx-china.com/products/silicon_solutions/fpgas/virtex/virtex5/index.htm

 
  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值